【摘 要】詳細(xì)介紹了反熔絲FPGA在提高密碼芯片速度和對(duì)密碼算法進(jìn)行保護(hù)方面的應(yīng)用,并給出了密碼算法芯片中部分模塊的實(shí)現(xiàn)方法。 【關(guān)鍵詞】密碼算法 反熔絲FPGA 密碼芯片1 引言 隨著計(jì)算機(jī)和通信的
隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類關(guān)鍵的開(kāi)發(fā)問(wèn)題:待機(jī)功耗和開(kāi)發(fā)成本。這兩個(gè)問(wèn)題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問(wèn)題。在設(shè)計(jì)方法上從專用集成電路(ASIC)和專
1 引言 隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門陣列的高邏輯密度和
1 引言 隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門陣列的高邏輯密度和
減少FPGA的功耗可帶來(lái)許多好處,如提高可靠性、降低冷卻成本、簡(jiǎn)化電源和供電方式、延長(zhǎng)便攜系統(tǒng)的電池壽命等。無(wú)損于性能的低功耗設(shè)計(jì)既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計(jì)規(guī)范。
視頻監(jiān)控系統(tǒng)在火車站、機(jī)場(chǎng)、銀行、娛樂(lè)場(chǎng)、商場(chǎng)甚至家庭的安保方面都是一種關(guān)鍵設(shè)備。隨著安全風(fēng)險(xiǎn)的日益增大,在各種應(yīng)用場(chǎng)合對(duì)已發(fā)事件進(jìn)行視頻監(jiān)控和記錄的需求都在逐步上升,這就要求視頻監(jiān)控系統(tǒng)的新結(jié)構(gòu)必須
針對(duì)于傳統(tǒng)的成像制導(dǎo)半實(shí)物仿真,具有成本高,靈活_型不強(qiáng)的特點(diǎn),提出了基于DSP的新型的成像制導(dǎo)仿真方法。該方法以DSP為核心,利用FPGA及D/A轉(zhuǎn)換等主要器件實(shí)現(xiàn)了集目標(biāo)提取、跟蹤、控制于一體的動(dòng)態(tài)圖像生成仿真系統(tǒng),該系統(tǒng)可應(yīng)用于目標(biāo)模擬、導(dǎo)彈仿真等涉及圖像仿真的領(lǐng)域。
為了提高嵌入式系統(tǒng)的集成度,降低系統(tǒng)成本,設(shè)計(jì)出一款16位復(fù)雜指令集微控制器軟核IP,可以集成于FPGA內(nèi)部。該設(shè)計(jì)采用基于寄存器傳輸級(jí)RTL(RegisterTransfer Level)的設(shè)計(jì)方法,并進(jìn)行FPGA而綜合實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明,該微控制器只占用3 565個(gè)LE(Logic Ele-ment),面積較??;在性能上其譯碼周期小于Intel 8096;并與MSC-96指令集兼容,基本具備實(shí)際應(yīng)用價(jià)值。
提出一種方位雙穩(wěn)定轉(zhuǎn)臺(tái)伺服系統(tǒng)的設(shè)計(jì)方案及工程實(shí)現(xiàn)方法。主要工作原理是利用慣性導(dǎo)航信息和程序引導(dǎo)技術(shù),實(shí)時(shí)調(diào)整轉(zhuǎn)臺(tái)方位指向目標(biāo)的大地角度,實(shí)現(xiàn)對(duì)預(yù)定目標(biāo)的實(shí)時(shí)、快速、準(zhǔn)確指向,對(duì)于栽體的擾動(dòng)干擾利用捷聯(lián)慣性傳感器,在轉(zhuǎn)臺(tái)上實(shí)現(xiàn)一級(jí)穩(wěn)定的方法來(lái)隔離,從而達(dá)到轉(zhuǎn)臺(tái)對(duì)目標(biāo)的穩(wěn)定指向。該伺服系統(tǒng)已在某軍工項(xiàng)目中成功應(yīng)用,經(jīng)過(guò)環(huán)境鑒定試驗(yàn)、可靠性鑒定試驗(yàn)、整機(jī)電磁兼容試驗(yàn)、科研試飛驗(yàn)證,滿足各項(xiàng)指標(biāo)要求。
一. 什么是動(dòng)態(tài)電路 穩(wěn)態(tài)分析: K未動(dòng)作前:i=0,Uc=0 K接通電源后很長(zhǎng)時(shí)間:i=0,Uc=Usa. 動(dòng)態(tài)電路:含有動(dòng)態(tài)元件的電路,當(dāng)電路狀態(tài)發(fā)生改變時(shí) 需要經(jīng)歷一個(gè)變化過(guò)程才能達(dá)到新的穩(wěn)態(tài)
為了避免同步RS觸發(fā)器的輸入信號(hào)同時(shí)為1,可以在S和R之間接一個(gè)“非門”,信號(hào)只從S端輸入,并將S端改稱為數(shù)據(jù)輸入端D,如圖15-8所示。這種單輸入的觸發(fā)器稱為同步D觸發(fā)器,也稱D鎖存器。 由圖可知,S=D,
由與非門構(gòu)成的同步RS觸發(fā)器如圖13-5(a)所示,其邏輯符號(hào)如圖13-5(b)所示。圖中門A和B構(gòu)成基本觸發(fā)器,門C和E構(gòu)成觸發(fā)引導(dǎo)電路。 由圖13-5(a)可見(jiàn),基本觸發(fā)器的輸入當(dāng)CP=0時(shí),不論S、R是什么,,的值都為1,由基本觸
PT2262/PT2272 是一種CMOS 工藝的低功耗低價(jià)位通用編解碼電路,因具有抗干擾能力 強(qiáng),功耗低,外部元器件少,工作電壓范圍寬等特點(diǎn),被廣泛應(yīng)用于車輛防盜系統(tǒng)、家庭防 盜系統(tǒng)、玩具及其他電器遙控?! ∮捎赑T2
縮水率機(jī),顧名思義就是測(cè)量織物縮水率的機(jī)器,我們的第一代產(chǎn)品用目前的眼光來(lái)看,體積龐大,外觀粗糙,電路陳舊不簡(jiǎn)潔,可靠性差,主要部件均為自產(chǎn),如電機(jī)等還經(jīng)常損壞。這次,經(jīng)過(guò)市場(chǎng)調(diào)查和分析,我們發(fā)現(xiàn)
集成運(yùn)放A與R1成短路電流放大器,B與R2~R6、W1構(gòu)成一個(gè)反相加法器,,對(duì)運(yùn)放A的輸出電壓V1起放大作用,其中R3,R4與W1構(gòu)成電路,如果輸入i=0時(shí),運(yùn)放B的輸出電壓VO≠0,則可移動(dòng)多圈電位器W1的活動(dòng)觸頭使VO=0,實(shí)