0 引言 在現(xiàn)代工業(yè)自動化控制系統(tǒng)中,可編程邏輯控制器(PLC)作為常用的現(xiàn)場控制設備,上位機作為數(shù)據(jù)采集及人機界面的一種已經(jīng)得到廣泛使用。過去,在工程項目開發(fā)中,PLC和上位機間的通信常采用RS-232C或者R
0 引言 依據(jù)項目要求,研制一種用于測試飛機內(nèi)部電磁環(huán)境相關信號和電源線上產(chǎn)生的干擾發(fā)射電平電磁輻射的設備。低頻模擬信號光傳輸設備采用光電轉換技術,加上相應的控制邏輯,與頻譜分析儀結合使用,可精確測
0 引言 隨著PDA、移動電話、數(shù)碼相機、打印機等消費類產(chǎn)品的普及,用于這些設備與電腦、或設備與設備之間的高速數(shù)據(jù)傳輸技術越來越受到人們的關注。以往以計算機為核心的數(shù)據(jù)傳輸結構,非常不利于USB,總線在嵌
1 設計任務及采用的器件 1.1 設計任務 (1)設計出小型化的地面?zhèn)鞲衅飨到y(tǒng),可在一定范圍內(nèi)識別人員、輪式和履帶車輛目標,并發(fā)送識別結果到接收顯示子系統(tǒng)。探測范圍200-400米。 (2)技術參數(shù):額定輸入
1 引言 嵌入式系統(tǒng)是由一個或若干個微處理器、ASICs、存儲器和總線構成的,在一定時間內(nèi)響應輸人的系統(tǒng)。傳統(tǒng)的嵌入式系統(tǒng)的設計方法將硬件和軟件劃分為兩個獨立的部分,由硬件工程師和軟件工程師按照擬定的設計
1.引言 非接觸式IC卡節(jié)水控制器(簡稱水控器或水控機),就是采用非接觸式IC卡讀寫器控制出水,對用水實行無人收費管理]。它是一種集計量功能及控制功能為一體的裝置,是一種利用現(xiàn)代微電子技術、現(xiàn)代傳感技
下一代建筑和裝飾照明通過適當組合紅、綠、藍LED的輸出能夠獲得更全面的色彩。在這種高亮度、多LED串聯(lián)的應用中,典型導通壓降可能達到22V至36V,吸收電流為1A至2A。圖1所示LED驅動器能夠為多個LED串聯(lián)的模塊提供
引言 鳥類在人類生存環(huán)境的生態(tài)平衡中起著重要的作用,人類采取各種措施并制定法規(guī)對其進行保護,但是迅速增加的動物數(shù)量對農(nóng)業(yè)生產(chǎn)形成嚴重危害,造成了農(nóng)產(chǎn)品產(chǎn)量和質(zhì)量的下降。據(jù)不完全統(tǒng)計,全國98%以上的果
0 引言 計算機和計算機網(wǎng)絡已經(jīng)成為當前企業(yè)、政府和其它各種組織的重要信息載體和傳輸渠道。但是,人們在享受計算機以及計算機網(wǎng)絡所帶來的方便性的同時,信息安全也成為目前受到廣泛關注的問題。美國聯(lián)邦調(diào)查
自從蜂窩電話和便攜式游戲機采用彩色液晶顯示屏后,市場上就出現(xiàn)了對高亮度純色背景光源的大量需求,白光二極管被認為是目前市場上可以獲得的最好的背景光源。本文介紹XC9103和XC6367兩個系列常用白光LED驅動IC的特
我們已經(jīng)談論無線傳輸好幾年了,但是假如你仔細觀察,就會發(fā)現(xiàn)其實我們已經(jīng)生活在一個無線傳輸?shù)氖澜缌恕T诰攀甏跗?,移動電話主要是由商業(yè)人士使用,但現(xiàn)在從年輕學子到老年人,幾乎人手一部移動電話。移
IGBT以其輸入阻抗高,開關速度快,通態(tài)壓降低等特性已成為當今功率半導體器件的主流器件,但在它的使用過程中,精確測量導通延遲時間,目前還存在不少困難。在介紹時間測量芯片TDC-GP2的主要功能和特性的基礎上,利用其優(yōu)良的特性,設計一套高精度的IGBT導通延遲時間的測量系統(tǒng),所測時間間隔通過液晶顯示器直接讀取,是一套較為理想的測量方案。
為改善傳統(tǒng)功率因數(shù)校正電路的不足,提出一種新型交流斬波型單相功率因數(shù)校正電路的拓撲結構,使開關管處于整流橋的交流側。該方案有助于提升電路的諧波抑制和功率因數(shù)校正能力,可實現(xiàn)單位功率因數(shù),增強電路的電磁兼容性,降低電路的傳導損失。仿真結果表明,功率因數(shù)可達0.997,仿真結果驗證了方案的可行性和理論分析的正確性。
針對傳統(tǒng)的全數(shù)字鎖相環(huán)只能鎖定已知信號和鎖頻范圍較小的問題,提出了一種自動變??刂频膶掝l帶全數(shù)字鎖相環(huán)。對比分析了各類全數(shù)字鎖相環(huán)鎖頻、鎖相的工作機理,提出了一種新的系統(tǒng)模型,重點研究了快速鎖定和頻帶拓寬的原理及實現(xiàn)方法。應用EDA技術完成系統(tǒng)設計,并進行計算機仿真。仿真結果證實了該設計具有快的鎖定速度、寬的鎖頻范圍、并能快速跟蹤頻率突變的輸入信號。該鎖相環(huán)通用性強,易于集成,可作為IP核用于SoC的設計。
引言 分頻器在CPLD/FPGA設計中使用頻率比較高,盡管目前大部分設計中采用芯片廠家集成的鎖相環(huán)資源 ,但是對于要求奇數(shù)倍分頻(如3、5等)、小數(shù)倍(如2.5、3.5等)分頻、占空比50%的應用場合卻往往不能滿足要求。