我們一般使用連續(xù)波 (CW) 信號來描述高速模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC)。這樣做的原因是:1)就 ADC 而言,CW 信號更易于通過 CW 生成器和窄帶通濾波器無噪生成;2)
引言: 數(shù)據(jù)的采集與處理廣泛地應用在自動化領域中,由于應用的場合不同,對數(shù)據(jù)采集與處理所要求的硬件也不相同.在控制過程中,有時要對幾個模擬信號進行采集與處理,這些信
圖1電路為完備的PD供電電路,具有一個DC-DC轉(zhuǎn)換器,輸出12V電壓時可提供高達0.85A的電流。MAX5953A內(nèi)置高邊、低邊功率開關FET,低邊FET不能配置為同步整流二極管。因此,b
50%以上占空比脈寬調(diào)制 (PWM) 降壓轉(zhuǎn)換器的電流模式控制 (CMC)可能會進入次諧波振蕩。Lloyd H Dixon 在《參考文獻 1》中對此做了詳細的論述。Dixon表示,這種解決方案給電流
ADI推出GSPS數(shù)據(jù)轉(zhuǎn)換器拯救電子監(jiān)控與對抗系統(tǒng) 頻譜擁堵、更高工作頻率和更復雜的波形,給電子監(jiān)控與對抗系統(tǒng)帶來層出不窮的問題,需要偵測的帶寬越來越大,檢測靈敏度要
0 引言 基準電壓是數(shù)?;旌想娐吩O計中一個不可缺少的參數(shù),而帶隙基準電壓源又是產(chǎn)生這個電壓的最廣泛的解決方案。在大量手持設備應用的今天,低功耗的設計已成為現(xiàn)今電
1 概述 AD7262是一款逐步逼近式(SAR)模數(shù)轉(zhuǎn)換器(A/D轉(zhuǎn)換器)。其內(nèi)部有2個跟蹤保持放大器,2個12位的同步采樣A/D轉(zhuǎn)換器,2個可編程的放大器以及2組比較器和2個獨立的數(shù)
根據(jù)最新JESD204B標準構建的轉(zhuǎn)換器非常適合新型高速FPGA。在采用這些器件進行設計時,應考慮I/O注意事項。 隨著數(shù)據(jù)轉(zhuǎn)換器架構和FPGA不斷采用更高級更小型化幾何體,系統(tǒng)