基于FPGA+DSP 的通用SSR信號處理機
unix中的信號處理機制
基于Virtex 4的雷達導(dǎo)引頭信號處理機的設(shè)計與實現(xiàn)
基于Virtex 4的雷達導(dǎo)引頭信號處理機的設(shè)計與實現(xiàn)
一種基于FPGA的雷達數(shù)字信號處理機設(shè)計與實現(xiàn)
一種基于FPGA的雷達數(shù)字信號處理機設(shè)計與實現(xiàn)
基于ADSP-Ts101的數(shù)字信號處理機實現(xiàn)
基于ADSP-Ts101的數(shù)字信號處理機實現(xiàn)
基于PCI總線數(shù)字信號處理機的硬件設(shè)計
基于PCI總線數(shù)字信號處理機的硬件設(shè)計
產(chǎn)品維護PID調(diào)試,上位機串口通信對接,整理電路板
預(yù)算:¥5000DSP芯片TMS320F28335PTPQ燒錄程序反成C語言
預(yù)算:¥100000