▼點(diǎn)擊下方名片,關(guān)注公眾號(hào)▼芯片的納米工藝,大家可能不熟悉。但說(shuō)到手機(jī)處理器應(yīng)該不陌生,現(xiàn)有手機(jī)芯片一般用的是7納米工藝,網(wǎng)上說(shuō)三星在瞄準(zhǔn)3納米,而臺(tái)積電在布局4納米。這說(shuō)明芯片溝道會(huì)越來(lái)越按比例縮小,集成電路的核心電壓會(huì)降低。但是功率和頻率卻在提升,這對(duì)于電源完整性未來(lái)的挑戰(zhàn)會(huì)...
為使PDN阻抗曲線能在一個(gè)較寬的頻率范圍內(nèi)不超過(guò)目標(biāo)阻抗曲線,對(duì)去耦電容器種類(lèi)的選擇至關(guān)重要。因此,提出了基于自諧振頻率電容器種類(lèi)的選擇算法,該算法已經(jīng)用于工程實(shí)際
在進(jìn)行比較復(fù)雜的板子設(shè)計(jì)的時(shí)候,你必須進(jìn)行一些設(shè)計(jì)權(quán)衡。因?yàn)檫@些權(quán)衡,那么就存在一些因素會(huì)影響到PCB的電源分配網(wǎng)絡(luò)的設(shè)計(jì)。
電源分配網(wǎng)絡(luò)(PDN)的基本設(shè)計(jì)規(guī)則告訴我們,最好的性能源自一致的、與頻率無(wú)關(guān)的(或平坦)的阻抗曲線。這是電源穩(wěn)定性非常重要的一個(gè)理由,因?yàn)榉€(wěn)定性差的電源會(huì)導(dǎo)致阻抗