隨著數(shù)字集成電路(IC)設(shè)計(jì)復(fù)雜度的指數(shù)級(jí)增長(zhǎng),傳統(tǒng)布局工具在處理超大規(guī)模設(shè)計(jì)時(shí)面臨計(jì)算效率瓶頸。DREAMPlace作為基于深度學(xué)習(xí)的VLSI布局開源項(xiàng)目,通過(guò)引入GPU加速技術(shù),實(shí)現(xiàn)了全局布局與詳細(xì)布局階段超過(guò)30倍的速度提升。本文以DREAMPlace 4.0版本為核心,解析其GPU加速架構(gòu)設(shè)計(jì)、性能優(yōu)化策略及工程實(shí)踐。