磁共振成像(MRI)作為醫(yī)學(xué)影像技術(shù)的核心工具,其信號(hào)鏈的穩(wěn)定性直接決定了圖像的分辨率與診斷準(zhǔn)確性。隨著3T以上超導(dǎo)磁體的普及,信號(hào)頻率范圍擴(kuò)展至123MHz-300MHz,傳統(tǒng)ADC(模數(shù)轉(zhuǎn)換器)架構(gòu)面臨帶寬不足、信噪比劣化等挑戰(zhàn)。本文聚焦高速ADC與磁屏蔽技術(shù)的協(xié)同優(yōu)化,提出一種基于FPGA的實(shí)時(shí)抗干擾方案,并通過仿真驗(yàn)證其有效性。