摘 要:針對目前電磁跟蹤系統(tǒng)跟蹤速度慢,計算參數(shù)精度低的現(xiàn)況,文中介紹了一種采用DSP系統(tǒng)來完 成對感應(yīng)天線接收到的模擬信號采集處理的方案。該方案實現(xiàn)了單通道128 kHz的采樣率和12位的數(shù)據(jù)精度,解 決了系統(tǒng)中
引言 在現(xiàn)代微波通信系統(tǒng)中,帶通濾波器是使由上邊頻和下邊頻確定的頻帶內(nèi)的信號通過,而對頻帶以外的信號進行抑制的重要功能器件。它應(yīng)用廣泛,結(jié)構(gòu)類型繁多。微帶線平行耦合帶通濾波器是較為常見的一種微波帶
摘要:提出了一種基于多輸出電流傳輸器的二階多功能電流模式濾波器,該電路采用單輸入單輸出的形式,電路結(jié)構(gòu)十分簡單,僅有二個有源器件,四個電容或阻抗構(gòu)成;這一結(jié)構(gòu)可以實現(xiàn)高通、帶通、低通濾波器,且電容均接地
1 引言 目前分裂諧振環(huán)SRR(Split Ring Resonators)和互補分裂諧振環(huán)CSRR(Complementary Split Ring Resonators)的潛在應(yīng)用價值不斷被挖掘。SRR可用于左手材料LHM(Left-Handed Material),LHM具有反向電導介電常
前言 通常隔離放大器都具有極好的抗共模干擾能力,還可有效阻斷現(xiàn)場和數(shù)據(jù)采集系統(tǒng)之間的電聯(lián)系,但并不切斷它們之間的信號傳遞,在通信、工業(yè)、醫(yī)療器材、電源及測試裝置等系統(tǒng)之中,電路的隔離是必要的,傳
摘要:針對TV模型存在分塊效應(yīng),而四階PDE模型具有保持平坦區(qū)域光滑性的特點,提出自適應(yīng)耦合TV和四階PDE的正則化圖像放大模型。根據(jù)圖像內(nèi)容合理調(diào)整耦合系數(shù),在圖像漸變和平坦區(qū)域運用四階PDE擴散,消除分塊效應(yīng);
PXI是一種基于商業(yè)現(xiàn)成可用(COTS)技術(shù)的可重配置的平臺,并能適應(yīng)當今與未來測控系統(tǒng)的發(fā)展需求。從1998年P(guān)XI標準誕生以來,PXI平臺發(fā)展迅速,被用于各種有測量、控制或自動化需求的實際應(yīng)用,PXI被選為數(shù)千種應(yīng)用的實現(xiàn)平臺。
摘要:針對SAR系統(tǒng)的測試要求,設(shè)計了一套基于DSP處理器TS101的SAR回波模擬器。該模擬器采用標準的CPCI 6U板。利用CPCI總線技術(shù)實現(xiàn)人機交互,能夠根據(jù)目標回波參數(shù)生成所需的SAR回波數(shù)據(jù),并通過DSP的鏈路口輸出兩路
本文介紹時鐘抖動對高速鏈路性能的影響。我們將重點介紹抖動預(yù)算基礎(chǔ)。 用于在更遠距離對日益增長的海量數(shù)據(jù)進行傳輸?shù)囊恍藴什粩喑霈F(xiàn)。來自各行業(yè)的工程師們組成了各種委員會和標準機構(gòu),根據(jù)其開發(fā)標準的目標
LVDS低電壓差動信號技術(shù)是應(yīng)用于數(shù)據(jù)通訊、電信、ISP及儲存產(chǎn)品上多點通訊的革命性高效能基架。在許多案例中,它擴充了四倍的頻寬,并且消耗低功率,簡化終端的復(fù)雜度。本文提供了總線LVDS基架設(shè)計上的秘訣及實務(wù)設(shè)計
在實際應(yīng)用中,很多時候需要輸出電壓,電流等信號,特別是在工控行業(yè)中,4-20mA的轉(zhuǎn)換經(jīng)常要用到,如果采用AD421芯片來做的話,可以輕易實現(xiàn)一個16位的DA輸出電路,但是成本頗高,在很多的項目中用不上如此昂貴的芯片
建造一種多層結(jié)構(gòu),不具有多層電容元件結(jié)構(gòu),因而不能重復(fù)用作壓敏電阻。這些復(fù)雜的組成部分納入到起保護作用的EMI濾波連接器(包括插頭和插座)和濾波適配器。他們可以用于取代或補充在C,L,T或Pi濾波器結(jié)構(gòu)中的電容器。
針對本射頻系統(tǒng)而言,I、Q 的正交誤差主要通過PCB 板I、Q 信號走線嚴格等長來控制;幅度平衡可通過運算放大器的增益控制電阻來調(diào)整; 由于本射頻系統(tǒng)選用TRF2436 作為二次混頻的主芯片,混頻器集成在芯片內(nèi)部,無法控制; 發(fā)射EVM 主要由本地振蕩器的相位噪聲決定。
介紹了一種基于襯底驅(qū)動技術(shù)的低電壓低功耗運算放大器。輸入級采用襯底驅(qū)動MOSFET,有效避開閾值電壓限制;輸出采用改進前饋式AB類輸出級,確保了輸出級晶體管的電流能夠得到精確控制,使輸出擺幅達到軌至軌。整個電路采用PTM標準0.18 μm CMOS工藝參數(shù)進行設(shè)計,用Hspice進行仿真。模擬結(jié)果顯示,測得直流開環(huán)增益為62.1 dB,單位增益帶寬為2.13 MHz,相位裕度52°,電路在0.8 V低電壓下正常運行,電路平均功耗只有65.9 μW。
10種類型現(xiàn)場總線采用完全不同的通信協(xié)議。Type1采用LAS方式和Publisher/Subscriber模式;Type2 ControlNet使用CTDMA方法和Producer/Consumer模式,EtherNet/IP使用Ethernet TCP/IP協(xié)議;Type3是令牌環(huán)和主站/從站方式;Type4通信采用虛擬令牌傳遞方式;Type5采用CSMA/CD方式和Ethernet TCP/IP協(xié)議;Type6使用TDMA多路存取方式;Type7使用總線裁決方式;Type8采用整體幀協(xié)議;Type9采用LAS方式和Publisher/Subscriber模式;Type10使用Ethernet TCP/IP協(xié)議。