分析了I2C串行總線的數(shù)據(jù)傳輸機(jī)制,用VHDL設(shè)計了串行總線控制電路,其中包括微處理器接口電路和I2C總線接口電路。采用ModelSim Plus 6.0 SE軟件進(jìn)行了前仿真和調(diào)試,并在Xilinx ISE 7.1i開發(fā)環(huán)境下進(jìn)行了綜合、后仿真和CPLD器件下載測試。 結(jié)果表明實現(xiàn)了I2C串行總線協(xié)議的要求。
提出了一種基于多軸運動控制器的轉(zhuǎn)臺控制系統(tǒng)的組成方案.給出了轉(zhuǎn)臺的基本組成, 介紹了多軸運動控制卡功能及其硬軟件的開放性。分析了控制系統(tǒng)的組成原理,詳細(xì)介紹了控制系統(tǒng)總體設(shè)計方案和基本的硬件配置結(jié)構(gòu),以及此控制系統(tǒng)的軟件設(shè)計方法和功能實現(xiàn)。通過此基于多軸運動控制卡的控制系統(tǒng)實現(xiàn)了轉(zhuǎn)臺的實時控制及伺服控制。
當(dāng)網(wǎng)絡(luò)規(guī)模較大且負(fù)載變化頻繁時,802.11e標(biāo)準(zhǔn)中的EDCA建議值不足以滿足業(yè)務(wù)需求,低優(yōu)先級業(yè)務(wù)受到影響很大,且信道利用率不高。為了解決這一問題,提出一種新的自適應(yīng)調(diào)節(jié)機(jī)制——a-EDCA機(jī)制:接入點(AP)根據(jù)網(wǎng)絡(luò)當(dāng)前吞吐量變化量的大小,自動調(diào)節(jié)EDCA參數(shù)中競爭窗口參數(shù)值,把新的調(diào)節(jié)信息廣播到各個站點,各站點以新的參數(shù)來重新競爭信道資源。仿真結(jié)果驗證了負(fù)載變化頻繁的網(wǎng)絡(luò)處于高負(fù)荷狀態(tài)下,a-EDCA機(jī)制的效果。
針對當(dāng)前的竊電現(xiàn)象以及現(xiàn)有防竊電技術(shù)的不足,介紹了基于MSP430系列單片機(jī)的新型單相防竊電電子式電能表的設(shè)計及其如何實現(xiàn)多功能的防竊電計量。實際應(yīng)用表明,該電能表成本低,能夠準(zhǔn)確、實時地檢測出竊電并進(jìn)行防竊電測量,運行穩(wěn)定可靠。
目前電力部門廣泛采用的等值鹽密法是基于每年清掃的基礎(chǔ)上標(biāo)定污穢等級的方法。該方法雖然操作簡單, 但仍要堅持人員的專業(yè)化、儀表的可*性、測試工作的制度化,還需要停電或上桿(塔)工作,所需投入人力、物力巨大,
時鐘頻率的提高帶來的高功耗、深亞微米半導(dǎo)體制造工藝漏電流產(chǎn)生的高功耗以及更多的設(shè)計挑戰(zhàn)促使處理器設(shè)計制造商開始將思路轉(zhuǎn)向到多內(nèi)核集成的解決方案上來。多核處理器技術(shù)是提高處理器性能的有效方法,因為處理器
PIC16C54是一種價格低廉的單片機(jī),目前在家用電器中得到了廣泛的應(yīng)用。本文介紹PIC16C54在消毒柜中的應(yīng)用。該消毒柜采用臭氧消毒,具有消毒與加熱功能,適合對碗筷等進(jìn)行干燥和消毒。 功能介紹 附圖為消毒
隨著現(xiàn)代軍事通信系統(tǒng)中跳頻、擴(kuò)頻等技術(shù)的應(yīng)用,尋求天線的寬頻帶、全向性、小型化、共用化成為天線研究中一個重要課題。單純依靠天線的結(jié)構(gòu)設(shè)計難以滿足上述要求。天線作為通信設(shè)備的前端部件,對通信質(zhì)量起著至關(guān)
必須使用單電源運算放大器 作者:Bonnie C. Baker,德州儀器 (TI) 關(guān)鍵字:模擬電路設(shè)計、工業(yè)應(yīng)用、醫(yī)療電子、運算放大器、系統(tǒng)設(shè)計、工程教育、物理驗證和分析、信號完整性、設(shè)計方法電源電壓值下降,而信號的質(zhì)
安全移動支付是移動電子商務(wù)最關(guān)鍵的環(huán)節(jié)。針對移動支付這一核心功能,參照各種移動支付模型,引入WPKI,利用多種安全技術(shù)進(jìn)行設(shè)計,從而實現(xiàn)移動支付數(shù)據(jù)的機(jī)密性、完整性、可認(rèn)證性和不可抵賴性。
針對ActiveX漏洞被攻擊者頻繁地使用來攻擊系統(tǒng)和由不安全方法引起的漏洞可能會允許遠(yuǎn)程攻擊者任意地訪問本地資源的問題,介紹了檢查ActiveX控件中不安全漏洞的一般方法,并且使用該方法對幾款國內(nèi)軟件進(jìn)行測試,實驗表明該方法能有效挖掘到不安全方法漏洞。
前言 在大容量高速采集系統(tǒng)項目的開發(fā)過程中,F(xiàn)PGA作為可編程邏輯器件,設(shè)計靈活、可操作性強,是高速數(shù)字電路設(shè)計的核心器件。由于FPGA內(nèi)嵌存儲器的容量有限,通常不能夠滿足實際設(shè)計電路的需求,需要外接SRAM、
摘 要 :本文介紹了可編程邏輯器件開發(fā)工具Quartus II 中SingalTap II 嵌入式邏輯分析器的使用,并給出一個具體的設(shè)計實例,詳細(xì)介紹使用SignalTap II對FPGA調(diào)試的具體方法和步驟。 關(guān)鍵字 : SignalTap;硬件調(diào)試
摘 要: 本文介紹了一種新的復(fù)用器重構(gòu)算法,能夠降低FPGA實際設(shè)計20%的成本。該算法通過減少復(fù)用器所需查找表(LUT)的數(shù)量來實現(xiàn)。算法以效率更高的4:1復(fù)用器替代2:1復(fù)用器樹。算法性能的關(guān)鍵在于尋找總線上出現(xiàn)的
0 引 言自適應(yīng)濾波器一直是信號處理領(lǐng)域的研究熱點之一,經(jīng)過多年的發(fā)展,已經(jīng)被廣泛應(yīng)用于數(shù)字通信、回聲消除、圖像處理等領(lǐng)域。自適應(yīng)濾波算法的研究始于20世紀(jì)50年代末,Widrow和Hoff等人最早提出最小均方算法(L