www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 智能硬件 > 智能硬件
[導讀]本文重點介紹了NGN網關設備上核心接口芯片的基本原理和設計方法,該芯片能夠提供業(yè)務數據格式的轉換、信令處理、CPU接口映射等功能,采用Spartan3系列FPGA實現,經過系統(tǒng)測試,完全符合要求。

摘  要:本文重點介紹了NGN網關設備上核心接口芯片的基本原理和設計方法,該芯片能夠提供業(yè)務數據格式的轉換、信令處理、CPU接口映射等功能,采用Spartan3系列FPGA實現,經過系統(tǒng)測試,完全符合要求。
關鍵詞:下一代網絡;網關;CPU總線

前言
    下一代網絡(NGN- Next Generation Network)是以IP為核心,可以同時支持語音、數據和多媒體業(yè)務的融合網絡,是通信網絡的發(fā)展方向。傳統(tǒng)的以電路交換為核心的設備正逐漸被以IP為核心的網絡設備所替代。在這種演變過程中,設計一種能夠提供PSTN與NGN無縫連接的網關設備,從而實現以較低的成本向NGN網絡平滑過渡是目前各通訊設備制造商的重要研究課題。本文重點介紹了網關接口設備中核心器件,即NGN網關接口芯片的設計方法以及在Xilinx的Spartan3 XCS1000中的實現。

方案介紹
    在本方案中,網關接口設備的主要功能是由網關接口板IP_GATEWAY所實現,包括母板與子板兩部分,其中母板部分主要完成傳統(tǒng)的語音和數據部分的格式轉換以及信令處理,子板主要完成與媒體網關控制器MGC(Media Gateway Controller)的通信與控制功能,如H.248/Megaco 協議的處理、連接的建立與釋放等。其基本結構如圖1所示,母板部分主要包括CPU-AMD Elan520,專用處理芯片OBCI3、以太網接口芯片、FPGA控制芯片、PCI橋、交換芯片TDM、板上RAM/ROM,以及時鐘、電源等模塊;子板部分(Gateway Blade)主要包括CPU-BCM1122,以太網交換芯片以及兩個DSP。限于篇幅,不做過多介紹。

    如圖1所示,FPGA控制芯片(CLTA)處于整個母板的核心地位,其主要功能包括:語音和數據格式轉換,即將來自終端控制板的PCM格式語音和數據轉化為適用于TDM芯片的ST_BUS總線格式; AMD-Elan520的CPU讀寫邏輯映射以及SRAM存取,DMA模式控制;OBCI3接口控制;線路端編解碼功能。

圖1 網關接口板功能結構圖

設計描述
    FPGA的主要功能模塊如圖2所示。處于框圖上端的部分主要是數據流處理部分,主要完成數據格式轉換以及信令提取和傳遞功能,同時還包括線路端的編解碼功能;右邊主要是控制部分,完成CPU對FPGA、OBCI3芯片以及片外SRAM的存取和控制功能;左下部分主要是FPGA寄存器模塊以及如Flash保護,系統(tǒng)報警處理等輔助模塊。



圖2  FPGA內部功能結構圖

數據流
    從數據流角度看,FPGA包括與專用處理芯片OBCI3 相連的MasterLink[A,B],與終端控制板相連的Serial Link[0-5],與TDM芯片相連的ST_Link[0-11]。為提高網關接口設備的可靠性,所有的數據流都包括A、B兩路,分別來自主/備用設備,當其中一路發(fā)生故障時,系統(tǒng)自動切換到另外一路。以上行數據為例,從終端控制板來的Serial Link共分6路,其中每一路數據格式都是由A、B兩路經過Manchester編碼過的復用數據,A/B路復用數據在Coder/Decoder模塊中經過線路端解碼,恢復出A 、B兩路Cluster Link數據,該數據采用PCM格式,其速率為4MHz,共分為32 個PCM 信道,每個信道16位,其中CH0 用于同步信道,CH16 用于信令信道,其它信道可以承載語音和數據,又叫SPATA 信道。16位的SPATA 信道包含了8位的語音編碼和協議位,CH0包含同步編碼,如表1所示:其中PP 是協議比特,當有告警時PP=11,否則為00,A=1時表明存在軟件或硬件告警,M=1 時表明存在摘掛機事件。其中,13 、12以及7 ~4為同步位,當上下游接口芯片以每125ms的間隔固定檢測到同步碼的時候,整個系統(tǒng)處于完全同步狀態(tài),否則,對端芯片會在CH16發(fā)出遠端告警,用于通知網關設備進行故障處理。



圖3 控制狀態(tài)機

    CH16 是16位寬的控制信道,用于發(fā)送控制命令包或接收反饋包,用于控制終端控制板的操作。MasterLink 只承載同步和信令信道,不包括SPATA 信道,MasterLink 也包含A B兩條鏈路。ST_Link是與TDM芯片相連的TDM 鏈路,滿足標準ST-BUS 的接口要求,只承載8位的語音信道。FPGA將前述Serial Link經過Manchester解碼后分離的A/B路數據分別進行8位數據提取,然后按照ST_BUS總線的格式分別放到各自對應的通道中,共12路ST_link數據。具體實現上,采用2個雙口RAM,進行數據緩存后,按照ST_BUS格式按序讀出。反之,FPGA進行ST_BUS到Serial Link的擴展。



圖4 GPBUS與386總線映射關系

    由于CH0中包含報警以及摘掛機信息,因此,6路Serial Link中的CH0被按位或運算后發(fā)送給OBCI3,由OBCI3進行相應的檢測和處理。反方向則將MasterLink 中來自OBCI3的CH0 廣播到同組各個Serial link中的CH0,以提供同步功能。另一方面,MasterLink 上的兩個CH16 用于控制遠端終端控制板,CPU產生的控制信令通過OBCI3芯片,傳送到MasterLink的CH16 信道上,并由FPGA廣播到相應Serial Link 的CH16 中,相反方向,Serial Link的CH16信道中來自遠端終端控制板的反饋響應,通過FPGA轉發(fā)到MasterLink 的CH16 中,由OBCI3 接收,交給CPU處理。因此,最終ST_BUS上只包含SPATA的負荷,MasterLink只包含信令消息。通過TDM芯片,ST_BUS上的SPATA 信道進行一級交換后進入子板進行語音壓縮、IP成包等后續(xù)處理。

控制流
    如圖1所示,母板上采用了AMD公司的Elan520,由于該CPU采用的是專用的GP_BUS總線協議,與片外SRAM通訊需做一定處理。另外,OBCI3是我們自行設計的專用處理芯片,其CPU總線接口采用Intel-386總線協議格式,因此,FPGA必須提供兩組總線讀寫操作之間的邏輯映射。同時,OBCI3本身支持DMA模式存取SRAM,因此,FPGA還必須提供DMA接口的控制功能。

    圖3是在FPGA具體實現中所采用的狀態(tài)機,系統(tǒng)共有4個狀態(tài),狀態(tài)翻轉的信號見圖3右下側,低為有效。當CPU沒有總線操作時,系統(tǒng)為空閑狀態(tài);當CPU需要進行SRAM操作時,SRAM片選信號有效,系統(tǒng)進入OBC SRAM 存取狀態(tài),在此狀態(tài)下,FPGA將CPU的操作映射為標準的SRAM時序,從而完成SRAM的讀寫操作。FPGA同時監(jiān)測OBCI3的DMA請求信號,當狀態(tài)為OBCI3 SRAM 存取時,如果CPU授權DMA請求,FPGA則激活OBCI3的HOLD_OUT信號,使OBCI3獲得系統(tǒng)總線控制權,并啟動DMA模式直接存取片外SRAM,從而大大加快了系統(tǒng)處理的速度。當CPU需要與OBCI3進行通訊的時候,系統(tǒng)進入OBCI3 存取狀態(tài),在該狀態(tài)下,FPGA將異步的GPBUS總線邏輯的讀寫操作映射為同步的Intel-386接口時序,見圖4。圖中上半部分是GPBUS的讀寫時序,而下半部分則是經過FPGA映射后輸出的標準386 CPU接口時序。圖中箭頭標明了兩組總線控制信號之間的時序關系。

設計實現
    本設計采用Xilinx的Spartan3-XCS1000實現。Spartan3系列器件采用90nm工藝,具有豐富的內部資源,包括17280個邏輯單元,120Kbit的分布式RAM和432Kbit的Block RAM,并提供了豐富的引腳接口類型。設計利用Synplify Pro 7.7進行綜合,在ISE8.1中完成布局布線。經過系統(tǒng)驗證,完全符合系統(tǒng)要求,現在已經進行批量生產。
  
結語
    為順利向下一代網絡結構過渡,本文設計了NGN網關設備中的接口芯片,該芯片能夠提供設備所需要的多種邏輯功能,極大地簡化了電路板的設計。同時,設計本身采用可擴展的設計結構,可以滿足系統(tǒng)擴展的要求。采用Spartan3系列FPGA實現,經過系統(tǒng)測試,完全符合設計需求。

參考文獻
1. 蔡康. 下一代網絡(NGN)業(yè)務及運營. 人民郵電出版社. 2004-8
2. ST-Bus Generic Device Specification (Application Note: MSAN126, Zarlink)

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉