www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個(gè)必然趨勢。文中介紹了MFSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了MFSK調(diào)制電路,仿真結(jié)果表明了該設(shè)計(jì)的正確性。

摘要:數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個(gè)必然趨勢。文中介紹了MFSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了MFSK調(diào)制電路,仿真結(jié)果表明了該設(shè)計(jì)的正確性。
關(guān)鍵詞:MFSK;FPGA;調(diào)制;解調(diào)

數(shù)字信號傳輸系統(tǒng)分為基帶傳輸系統(tǒng)和頻帶傳輸系統(tǒng).頻帶傳輸系統(tǒng)也叫數(shù)字調(diào)制系統(tǒng)。數(shù)字調(diào)制信號又稱為鍵控信號,數(shù)字調(diào)制過程中處理的是數(shù)字信號,而載波有振幅、頻率和相位3個(gè)變量,且二進(jìn)制的信號只有高低電平兩個(gè)邏輯量1和0,所以調(diào)制的過程可用鍵控的方法由基帶信號對載頻信號的振幅、頻率及相位進(jìn)行調(diào)制,最基本的方法有3種:正交幅度調(diào)制(QAM)、頻移鍵控(FSK)、相移鍵控(PSK).根據(jù)所處理的基帶信號的進(jìn)制不同分為二進(jìn)制和多進(jìn)制調(diào)制(M 進(jìn)制).多進(jìn)制數(shù)字調(diào)制與二進(jìn)制相比,其頻譜利用率更高。本文研究了基于FPGA的MFSK(多頻鍵控)調(diào)制電路的實(shí)現(xiàn)方法,并給出了MAX+PLUSII環(huán)境下的仿真結(jié)果。

1         MFSK簡介

MFSK系統(tǒng)是2FSK(二頻鍵控)系統(tǒng)的推廣,該系統(tǒng)有M個(gè)不同的載波頻率可供選擇,每一個(gè)載波頻率對應(yīng)一個(gè)M進(jìn)制碼元信息,即用多個(gè)頻率不同的正弦波分別代表不同的數(shù)字信號,在某一碼元時(shí)間內(nèi)只發(fā)送其中一個(gè)頻率。MFSK信號可表示為:

 

為載波角頻率,通常采用相位不連續(xù)的振蕩頻率,這樣便于利用合成器來提供穩(wěn)定的信號頻率。圖1 為MFSK系統(tǒng)的原理框圖。在發(fā)送端,輸入的二進(jìn)制碼元經(jīng)過邏輯電路和串/并變換電路轉(zhuǎn)換為M進(jìn)制碼元,每k位二進(jìn)制碼分為一組,用來選擇不同的發(fā)送頻率。在接收端,當(dāng)某一載波頻率到來時(shí),只有相應(yīng)頻率的帶通濾波器能收到信號,其它帶通濾波器輸出的都是噪聲。抽樣判決器的任務(wù)就是在某一時(shí)刻比較所有包絡(luò)檢波器的輸出電壓,通過選擇最大值來進(jìn)行判決。將最大值輸出就得到一個(gè)M進(jìn)制碼元,然后,再經(jīng)過邏輯電路轉(zhuǎn)換成k位二進(jìn)制并行碼,再經(jīng)過并/串變換電路轉(zhuǎn)換成串行二進(jìn)制碼,從而完成解調(diào)過程。

圖1  MFSK系統(tǒng)原理框圖

 

2        MFSK調(diào)制電路的FPGA實(shí)現(xiàn)

2.1      基于FPGA的MFSK調(diào)制電路方框圖

   調(diào)制電路方框圖如圖2所示?;鶐盘柾ㄟ^串/并轉(zhuǎn)換得到2位并行信號;四選一開關(guān)根據(jù)兩位并行信號選擇相應(yīng)的載波輸出(例中M取4)。

圖2   MFSK調(diào)制電路方框圖

 

2.2        MFSK調(diào)制電路VHDL程序

調(diào)制電路VHDL關(guān)鍵代碼如下:

entity MFSK is

port(clk       :in std_logic;            --系統(tǒng)時(shí)鐘

     start     :in std_logic;            --開始調(diào)制信號

     x       :in std_logic;             --基帶信號

     y       :out std_logic);           --調(diào)制信號

end MFSK;

architecture behav of MFSK is

signal q :integer range 0 to 15;           --計(jì)數(shù)器

signal f :std_logic_vector(3 downto 0);    --分頻器

signal xx:std_logic_vector(1 downto 0);   --寄存輸入信號x的2位寄存器

signal yy:std_logic_vector(1 downto 0);   --寄存xx信號的寄存器

begin

process(clk)  --此進(jìn)程過對clk進(jìn)行分頻,得到4種載波信號f3、f2、 f1、f0。

begin

if clk'event and clk='1' then

   if start='0' then f<="0000";

   elsif f="1111" then f<="0000";

   else f<=f+1;

   end if;

end if;

end process;

process(clk)              --對輸入的基帶信號x進(jìn)行串/并轉(zhuǎn)換,得到2位并行信號的yy

begin

if clk'event and clk='1' then

   if start='0' then q<=0;

   elsif q=0 then q<=1;xx(1)<=x;yy<=xx;

   elsif q=8 then q<=9;xx(0)<=x;

   else  q<=q+1;

   end if;

end if;

end process;

process(clk,yy)                          --此進(jìn)程完成對輸入基帶信號x的MFSK調(diào)制

begin

if clk'event and clk='1' then

   if start='0' then y<='0';                 -- if語句完成2位碼并行碼到4種載波的選通

   elsif yy="00" then y<=not f(3);

   elsif yy="01" then y<=not f(2);

   elsif yy="10" then y<=not f(1);

   else  y<=not f(0);

   end if;

end if;

end process;

end behav;

 

2.3          仿真結(jié)果

MAX+PLUSII環(huán)境下的仿真結(jié)果如圖3所示。

圖3  MFSK調(diào)制程序仿真結(jié)果

注:中間信號yy與輸出調(diào)制信號y的對應(yīng)關(guān)系:“00”=f3;“01”=f2;“10”=f1;“11”=f0。

結(jié)束語

多進(jìn)制數(shù)字調(diào)制技術(shù)與FPGA的結(jié)合使得通信系統(tǒng)的性能得到了迅速的提高。本文基于FPGA實(shí)現(xiàn)了MFSK調(diào)制電路部分,限于篇幅,沒有對解調(diào)部分的電路進(jìn)行討論。在實(shí)際應(yīng)用中,完全可以把調(diào)制部分和解調(diào)部分電路都集成到一片F(xiàn)PGA芯片內(nèi),這樣即提高了FPGA內(nèi)部結(jié)構(gòu)的利用率,又可以降低系統(tǒng)的成本。

參考文獻(xiàn):

[1] 張學(xué)平,王應(yīng)生等.基于FPGA的OQPSK解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn)[J].微計(jì)算機(jī)信息,2006,第4-2期:155-157
[2] 黃智偉.FPGA系統(tǒng)設(shè)計(jì)與實(shí)踐[M].北京:電子工業(yè)出版社,2005
[3] 董在望.通信電路原理[M].北京:高等教育出版社,2002

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:基于數(shù)字孿生技術(shù),依托Unity引擎開發(fā)虛擬調(diào)試應(yīng)用。通過機(jī)器人工作站實(shí)例進(jìn)行虛擬調(diào)試仿真,基于socket通信,通過三菱PLC對虛擬機(jī)器人工作站進(jìn)行虛擬調(diào)試,檢測工作站結(jié)構(gòu)設(shè)計(jì)的合理性、信號配置和邏輯設(shè)計(jì)的正確性...

關(guān)鍵字: 數(shù)字孿生 虛擬調(diào)試 仿真

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,F(xiàn)PGA擁有大量的可編程邏輯資源,相對于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無法比擬的;同時(shí)...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

麥格納(MAGNA)正在進(jìn)行一項(xiàng)1.2億美元的投資,在印度班加羅爾建立和運(yùn)營一座全新工程中心,旨在為出行電動(dòng)化提供支持。該設(shè)施占地約2.2萬平方米,預(yù)計(jì)將于2023年第一季度開業(yè),屆時(shí)該中心將聘請眾多經(jīng)驗(yàn)豐富的工程師和技...

關(guān)鍵字: 工程師 仿真 電動(dòng)汽車 軟件

強(qiáng)大的產(chǎn)品可降低信號噪音并提高分辨率與動(dòng)態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類計(jì)算機(jī)的ICMP(ping)命令, 某類計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

客戶可以針對圖形和仿真基礎(chǔ)部署Supermicro服務(wù)器,以大規(guī)模建構(gòu)及運(yùn)行元宇宙應(yīng)用——系統(tǒng)將支持多達(dá)8個(gè)NVIDIA L40 GPU、ConnectX-7 SmartNI...

關(guān)鍵字: NVIDIA MICRO SUPER 仿真

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個(gè)綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

電子設(shè)計(jì)自動(dòng)化

21191 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉