www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動化
[導(dǎo)讀]為了解決CPU處理速度快,而液晶顯示模塊處理速度慢的矛盾,提高系統(tǒng)的運(yùn)行的速度。利用FPGA以及異步FIFO的IP核實(shí)現(xiàn)液晶顯示接口,在CPU和液晶模塊之間建立一個FIFO緩沖區(qū)。同時根據(jù)液晶模塊控制的流程設(shè)計(jì)了一個有限狀態(tài)機(jī),對液晶的數(shù)據(jù)命令信號進(jìn)行控制,滿足液晶模塊讀寫的時序,實(shí)現(xiàn)了液晶模塊控制命令以及顯示數(shù)據(jù)的正確寫入。測試結(jié)果表明,整個接口設(shè)計(jì)實(shí)現(xiàn)方式簡單,可靠。

現(xiàn)在繼電保護(hù)或者測控裝置的CPU大都使用TI的DSP或者飛思卡爾的POWERPC處理器,這些處理器速度快,主頻已經(jīng)達(dá)到幾百M(fèi)甚至1 G,但是這類裝置的顯示部分還是在使用基于行驅(qū)動器KSOl07B和列驅(qū)動器KS0108B的液晶顯示模塊。這些液晶顯示模塊價(jià)格低,控制簡單,但液晶控制器速度慢,每寫入1個字節(jié)的數(shù)據(jù)或命令大約需要5μs。一般情況下,液晶顯示模塊控制方式有高速CPU直接控制和附加單片機(jī)協(xié)助高速CPU控制液晶顯示模塊兩種。前者產(chǎn)生的問題是處理器與液晶顯示模塊的速度嚴(yán)重失配,大大占用CPU的開銷,后者產(chǎn)生的問題是系統(tǒng)結(jié)構(gòu)復(fù)雜,增加了系統(tǒng)開發(fā)的難度。因此這里提出一種利用XIUNX公司可編程邏輯器件FPGA實(shí)現(xiàn)異步FIFO和有限狀態(tài)機(jī)控制液晶顯示模塊的方法,CPU只需要把顯示數(shù)據(jù)寫入高速FIFO緩沖器,寫完一整屏數(shù)據(jù)后,由FPGA實(shí)現(xiàn)的液晶控制模塊讀出數(shù)據(jù)并寫入到液晶模塊,這樣可以大幅度提高CPU的利用率,同時系統(tǒng)結(jié)構(gòu)簡單,易于實(shí)現(xiàn)。

1 液晶顯示模塊介紹
    128×64液晶顯示模塊是使用2片KS0108B作為列驅(qū)動器,1片KS0107B作為行驅(qū)動器組成的,另外還帶有負(fù)壓發(fā)生電路。由于KS0107B不與FPGA發(fā)生聯(lián)系。因此只要提供電源就能產(chǎn)生行驅(qū)動信號以及各種同步信號。每個KS0108B器件控制8頁(每頁8行像素)、64列像素的屏幕區(qū)域,因此兩個列控制器正好控制64行、128列的像素矩陣,左右半屏由其,引腳控制選擇。列控制器KS0108B的主要特點(diǎn)如下:內(nèi)置64×64共4 096位顯示RAM,RAM中每位數(shù)據(jù)對應(yīng)LCD屏上一個點(diǎn)的亮暗狀態(tài);64路列驅(qū)動輸出;讀寫操作時序與68系列微處理器相符,因此,它可直接與68系列微處理器接口相連;占空比為1/32~1/64。圖1為KS0108B的顯示RAM的地址結(jié)構(gòu)。表1為128×64液晶顯示模塊的指令列表,表2為其引腳功能描述。

 

 

 


2 基于免費(fèi)IP核實(shí)現(xiàn)異步FIFO的設(shè)計(jì)
    設(shè)計(jì)所用的FPGA器件是XIUNX公司的XC3S100E,XC3S100E是SPARTAN3E系列的一款最低容量的FPGA,此系列FPGA利用90 nm工藝實(shí)現(xiàn)低成本高容量的需求,XC3S100E具有以下資源:2160個邏輯單元;RAM資源87 kb(其中BLOCK RAM 72 kb,分布式RAM 15 kb);2個DCM;4個乘法器:可實(shí)現(xiàn)FIFO等多個IP核。
    在XILINX ISElO.1集成開發(fā)工具下,容易利用XININX免費(fèi)IP核實(shí)現(xiàn)異步FIFO。異步FIFO是在2個相互獨(dú)立的時鐘域下,數(shù)據(jù)在一個時鐘域?qū)懭隖IFO,而在另一個時鐘域下又從該FIFO中將數(shù)據(jù)讀出。異步FIFO通常被用來將數(shù)據(jù)從一個時鐘域安全傳送到另一個時鐘域。在本設(shè)計(jì)中,F(xiàn)IFO和液晶控制(LCD_CONTROL)模塊作為CPU和液晶顯示模塊之間的橋梁,使用FIFO作為輸入緩沖器,由CPU將需要顯示的字符或者圖形數(shù)據(jù)寫入FIFO,每寫完一屏需要顯示的字符以及圖形便向液晶控制模塊發(fā)送一個高電平信號,用來通知液晶控制模塊讀取FIFO中的圖形或者字符數(shù)據(jù),以便將此數(shù)據(jù)寫入到128x64單色液晶顯示模塊中,這樣比CPU直接控制液晶模塊效率要高的多。
    異步FIFO中的寫時鐘WR_CLK、WR_EN以及FULL標(biāo)志是用來控制數(shù)據(jù)寫入的,在時鐘的上升沿,如果寫使能有效,則數(shù)據(jù)就會寫入FIF0,如果持續(xù)寫入,數(shù)據(jù)就會寫滿,這時FULL信號就會有效,表示FIF0已經(jīng)寫滿。同理讀時鐘RD_CLK、RD_EN以及EMPTY標(biāo)志是用來控制數(shù)據(jù)讀出的,在時鐘的上升沿,如果讀使能有效,則數(shù)據(jù)就會讀出FIFO,如果持續(xù)讀出,數(shù)據(jù)就會讀空,這時EMPTY信號就會有效,表示FIF0已經(jīng)讀空。FULL/EMPTY標(biāo)志能夠防止數(shù)據(jù)上溢和上溢,也可以用來控制數(shù)據(jù)的寫入和讀出。在本設(shè)計(jì)中,F(xiàn)ULL標(biāo)志表示CPU已經(jīng)把FIF0寫滿,液晶控制模塊開始把FIFO中的數(shù)據(jù)讀出同時寫到液晶顯示模塊中。EMPTY標(biāo)志表示液晶控制模塊已經(jīng)把FIFO讀空,即把FIF0中所有的數(shù)據(jù)寫入到液晶顯示模塊中。實(shí)際上,在本設(shè)計(jì)中,F(xiàn)ULL/EMPTY就是CPU和液晶控制模塊的握手信號,當(dāng)FIF0空時,CPU才可以往液晶控制模塊中寫入數(shù)據(jù),當(dāng)FIF0寫滿時,液晶控制模塊才能從FIF0中讀取數(shù)據(jù)。圖2為系統(tǒng)設(shè)計(jì)框圖,圖中寫入控制邏輯部分包括譯碼和信號整形電路,通過這些電路使CPU向FIFO寫數(shù)據(jù)時寫使能信號WR_EN,寫時鐘信號WR_CLK的正確的時序關(guān)系,實(shí)現(xiàn)數(shù)據(jù)正確寫入。


    異步FIF0 IP核的參數(shù)指標(biāo)直接影響FIFO的寫入速度,首先FIF0的寫入速度快能夠減少CPU的開銷,使CPU寫滿FIF0花費(fèi)時間更少,這樣CPU可以有更多時間完成實(shí)時性更高的任務(wù)。其次FIFO的存儲深度要適宜,深度過大造成資源的浪費(fèi),深度過小會造成控制復(fù)雜,這樣將占用更多的邏輯資源,同時會降低整個系統(tǒng)的可靠性。本設(shè)計(jì)中的異步FIFO是利用ISEl0.1中的參數(shù)化的IP核在XC3S100E器件的實(shí)現(xiàn)。由于液晶顯示模塊共有128 x64個像素,每個字節(jié)可以控制8個像素,所以一個整屏共占用l 024個字節(jié)的緩沖區(qū),所以在參數(shù)化的FIF0設(shè)計(jì)中選擇FIF0深度為1 024,寬度為8位。

3 基于FPGA的液晶控制模塊
    由液晶指令列表(表1)和KS0108B的顯示RAM地址結(jié)構(gòu)(圖1)可以看出,128x64液晶顯示模塊的控制相對簡單,頁地址范圍為B8H~BFH,列地址范圍為40H~7FH,數(shù)據(jù)為縱向讀寫,即每頁的第l行對應(yīng)BD0,第8行對應(yīng)BD7。控制器KS0108的指令總共7條,即:指令顯示開關(guān)設(shè)定3EH/3FH:顯示起始行設(shè)定C0H~FFH:頁地址設(shè)定B8H~BFH:列地址設(shè)定40H~7FH;狀態(tài)讀?。粚憯?shù)據(jù);讀數(shù)據(jù)。


    由于在向液晶顯示模塊寫數(shù)據(jù)和命令前,都要回讀液晶顯示模塊狀態(tài)。如果模塊內(nèi)部的控制器處于忙狀態(tài),這時就要等待,直到液晶顯示模塊的控制器處于空閑狀態(tài)才能向模塊寫數(shù)據(jù)和命令。從液晶顯示模塊手冊可以看到如果將數(shù)據(jù)或者命令寫入液晶顯示模塊,主要是正確控制數(shù)據(jù)、命令寫入時序。為了實(shí)現(xiàn)液晶控制命令或者數(shù)據(jù)的正確寫入,這里設(shè)計(jì)了一個有限的狀態(tài)機(jī),其狀態(tài)轉(zhuǎn)移圖如圖3所示。從該狀態(tài)轉(zhuǎn)移圖可以看出,此狀態(tài)機(jī)共有8個狀態(tài),分別是:空閑、顯示開關(guān)設(shè)置、顯示起始行設(shè)置、數(shù)據(jù)頁設(shè)置、數(shù)據(jù)起始列設(shè)置、回讀、數(shù)據(jù)裝載、寫數(shù)據(jù)。如果FIF0沒有數(shù)據(jù)或者數(shù)據(jù)未寫滿,狀態(tài)機(jī)一直在空閑狀態(tài)。當(dāng)FIF0滿時,狀態(tài)機(jī)就依次進(jìn)入顯示開關(guān)設(shè)置狀態(tài)(顯示打開,寫入命令代碼3FH)、顯示起始行設(shè)置狀態(tài)(設(shè)置顯示起始行,寫入命令代碼COH)、數(shù)據(jù)頁設(shè)置狀態(tài)(設(shè)置起始頁,寫人命令代碼B8H)、數(shù)據(jù)起始列設(shè)置狀態(tài)(設(shè)置起始列,寫入命令代碼40H),之后就進(jìn)人數(shù)據(jù)裝載,寫數(shù)據(jù),狀態(tài)回讀的循環(huán)中,每寫完l列,液晶模塊的列地址自動加l,直到寫完一頁(64列),頁地址加1,重新設(shè)置頁序號,數(shù)據(jù)起始列,再進(jìn)入寫數(shù)據(jù),狀態(tài)回讀的循環(huán)中,直到寫完l片KS0108B控制的顯示存儲區(qū)。在控制第2片KS0108B時,F(xiàn)PGA液晶控制模塊自動選通另一片KS0108B,重新設(shè)置該片液晶控制器.寫入命令和數(shù)據(jù),直到寫滿整個顯示RAM。圖4為FPGA實(shí)現(xiàn)的液晶控制模塊的仿真。其中E為使能信號,CSA_N、CSB_N為液晶顯示模塊內(nèi)部液晶顯示控制的片選信號,低電平有效;D_I位數(shù)據(jù)命令選擇信號,RW為讀寫信號,F(xiàn)ULL為FIF0滿信號,BD為數(shù)據(jù)總線,ENABLE為液晶控制模塊的使能信號,RESET_N為系統(tǒng)復(fù)位信號。從圖4中可以看出:當(dāng)FIF0滿且有效時,也就是FULL=1時,液晶控制狀態(tài)機(jī)依次從空閑狀態(tài)寫入命令代碼3FH(顯示開關(guān)打開)、COH(顯示起始行設(shè)為0)、B8H(起始頁地址設(shè)為0)、40H(列地址設(shè)為0),之后就進(jìn)入數(shù)據(jù)裝載,寫數(shù)據(jù),狀態(tài)回讀的循環(huán)中,直到把整個液晶顯示模塊顯示RAM寫滿,F(xiàn)PGA實(shí)現(xiàn)的液晶控制模塊重新進(jìn)入空閑狀態(tài),等待CPU把整個異步FIFO寫滿。


    由于液晶模塊速度很慢,在用CPU直接控制時,CPU寫數(shù)據(jù)和命令的時間twrite≥1μs,而且寫數(shù)據(jù)和命令之前要有一個讀忙的時間tbu-sy,大約為4μs的時間,所以寫數(shù)據(jù)和命令總的時間約為5μs,寫滿整屏?xí)r間為5μs×1 024=5.12 ms,如果用CPU直接寫入FIF0,因?yàn)楝F(xiàn)在的控制器總線速度很快,假設(shè)寫入一個字節(jié)數(shù)據(jù)需要50 ns,則寫滿一整屏需要50 nsX1024=0.0512 ms,約是原來時間的1/100,節(jié)省了5 ms,提高了CPU的利用率。

4 結(jié)束語
    本文利用XIUNX SPARTAN3E系列FPGA器件實(shí)現(xiàn)異步FIFO和液晶控制功能模塊的設(shè)計(jì),CPU不用直接控制液晶模塊,也不用增加單片機(jī)協(xié)助CPU控制液晶模塊,CPU只需把顯示的數(shù)據(jù)寫入FPGA實(shí)現(xiàn)的FIF0緩沖區(qū),剩下的任務(wù)交給FPGA實(shí)現(xiàn)的液晶控制模塊處理,以便CPU去處理實(shí)時性高的任務(wù),大大提高了CPU的利用率。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,F(xiàn)PGA擁有大量的可編程邏輯資源,相對于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無法比擬的;同時...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強(qiáng)大的產(chǎn)品可降低信號噪音并提高分辨率與動態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類計(jì)算機(jī)的ICMP(ping)命令, 某類計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國產(chǎn)FPGA發(fā)展的也不錯,完全自...

關(guān)鍵字: FPGA 芯片 EDA

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計(jì)的第九例啦!??!本例將介紹如何使用FPGA驅(qū)動OLED屏幕,并在接下來的幾例中,配合其它模塊,進(jìn)行一些有趣的綜合實(shí)驗(yàn)。由于使用的OLED屏是IIC接口的,對IIC接口不是很清楚的,可以參考第五例的設(shè)計(jì)...

關(guān)鍵字: FPGA OLED屏幕

這是FPGA之旅設(shè)計(jì)的第十例啦,在上一例中,已經(jīng)成功驅(qū)動了OLED屏幕,本例將結(jié)合上一例,以及第四例多bytes串口通信做一個有趣的例程。

關(guān)鍵字: FPGA OLED屏 串口

電子設(shè)計(jì)自動化

21191 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉