www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 單片機 > 單片機
[導讀]一般單片機、DSP、FPGA他們之間管教能否直接相連. 一般情況下,同電壓的是可以的,不過最好是要好好查查技術(shù)手冊上的VIL,VIH,VOL,VOH的值,看是否能夠匹配(VOL要小于VIL,VOH要大于VIH,是指一個連接當中的)。有些

一般單片機、DSP、FPGA他們之間管教能否直接相連. 一般情況下,同電壓的是可以的,不過最好是要好好查查技術(shù)手冊上的VIL,VIH,VOL,VOH的值,看是否能夠匹配(VOL要小于VIL,VOH要大于VIH,是指一個連接當中的)。有些在一般應用中沒有問題,但是參數(shù)上就是有點不夠匹配,在某些情況下可能就不夠穩(wěn)定,或者不同批次的器件就不能運行。

常用的邏輯電平有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。其中TTL和CMOS的邏輯電平按典型電壓可分為四類:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。
5V TTL和5V CMOS邏輯電平是通用的邏輯電平。
3.3V及以下的邏輯電平被稱為低電壓邏輯電平,常用的為LVTTL電平。

輸入高電平(Vih):保證邏輯門的輸入為高電平時所允許的最小輸入高電平,當輸入電平高于Vih時,則認為輸入電平為高電平。
輸入低電平(Vil):保證邏輯門的輸入為低電平時所允許的最大輸入低電平,當輸入電平低于Vil時,則認為輸入電平為低電平。
輸出高電平(Voh):保證邏輯門的輸出為高電平時的輸出電平的最小值,邏輯門的輸出為高電平時的電平值都必須大于此Voh。
輸出低電平(Vol):保證邏輯門的輸出為低電平時的輸出電平的最大值,邏輯門的輸出為低電平時的電平值都必須小于此Vol。
閥值電平(Vt):數(shù)字電路芯片都存在一個閾值電平,就是電路剛剛勉強能翻轉(zhuǎn)動作時的電平。它是一個界于Vil、Vih之間的電壓值,對于CMOS電路的閾值電平,基本上是二分之一的電源電壓值,但要保證穩(wěn)定的輸出,則必須要求輸入高電平> Vih,輸入低電平

TTL:Transistor-Transistor Logic 三極管結(jié)構(gòu)。
Vcc:5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V。
因為2.4V與5V之間還有很大空閑,對改善噪聲容限并沒什么好處,又會白白增大系統(tǒng)功耗,還會影響速度。
所以后來就把一部分“砍”掉了。也就是后面的LVTTL。
LVTTL又分3.3V、2.5V以及更低電壓的LVTTL(Low Voltage TTL)。
3.3V LVTTL:
Vcc:3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2V;VIL<=0.8V。
2.5V LVTTL:
Vcc:2.5V;VOH>=2.0V;VOL<=0.2V;VIH>=1.7V;VIL<=0.7V。
更低的LVTTL不常用就先不講了。多用在處理器等高速芯片,使用時查看芯片手冊就OK了。
TTL使用注意:TTL電平一般過沖都會比較嚴重,可能在始端串22歐或33歐電阻; TTL電平輸入腳懸空時是
內(nèi)部認為是高電平。要下拉的話應用1k以下電阻下拉。TTL輸出不能驅(qū)動CMOS輸入。
CMOS:Complementary Metal Oxide Semiconductor PMOS+NMOS。
Vcc:5V;VOH>=4.45V;VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。
相對TTL有了更大的噪聲容限,輸入阻抗遠大于TTL輸入阻抗。對應3.3V LVTTL,出現(xiàn)了LVCMOS,可以與3.3V的LVTTL直接相互驅(qū)動。
3.3V LVCMOS:
Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。
2.5V LVCMOS:
Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。
CMOS使用注意:CMOS結(jié)構(gòu)內(nèi)部寄生有可控硅結(jié)構(gòu),當輸入或輸入管腳高于VCC一定值(比如一些芯片是0.7V)
時,電流足夠大的話,可能引起閂鎖效應,導致芯片的燒毀。

TTL電平與CMOS電平的區(qū)別

(一)TTL高電平3.6~5V,低電平0V~2.4V
CMOS電平Vcc可達到12V
CMOS電路輸出高電平約為0.9Vcc,而輸出低電平約為0.1Vcc。
CMOS電路不使用的輸入端不能懸空,會造成邏輯混亂。
TTL電路不使用的輸入端懸空為高電平
另外,CMOS集成電路電源電壓可以在較大范圍內(nèi)變化,因而對電源的要求不像TTL集成電路那樣嚴格。
用TTL電平他們就可以兼容
(二)TTL電平是5V,CMOS電平一般是12V。
因為TTL電路電源電壓是5V,CMOS電路電源電壓一般是12V。
5V的電平不能觸發(fā)CMOS電路,12V的電平會損壞TTL電路,因此不能互相兼容匹配。
(三)TTL電平標準
輸出 L: <0.4V ; H:>2.4V。
輸入 L: <0.8V ; H:>2.0V
TTL器件輸出低電平要小于0.4V,高電平要大于2.4V。輸入,低于0.8V就認為是0,高于2.0就認為是1。

CMOS電平:
輸出 L: <0.1*Vcc ; H:>0.9*Vcc。
輸入 L: <0.3*Vcc ; H:>0.7*Vcc.


以下的內(nèi)容作為了解:


ECL:Emitter Coupled Logic 發(fā)射極耦合邏輯電路(差分結(jié)構(gòu))
Vcc=0V;Vee:-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。
速度快,驅(qū)動能力強,噪聲小,很容易達到幾百M的應用。但是功耗大,需要負電源。為簡化電源,出現(xiàn)了
PECL(ECL結(jié)構(gòu),改用正電壓供電)和LVPECL。
PECL:Pseudo/Positive ECL
Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V
LVPELC:Low Voltage PECL
Vcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V
ECL、PECL、LVPECL使用注意:不同電平不能直接驅(qū)動。中間可用交流耦合、電阻網(wǎng)絡(luò)或?qū)S眯酒M行轉(zhuǎn)換。
以上三種均為射隨輸出結(jié)構(gòu),必須有電阻拉到一個直流偏置電壓。(如多用于時鐘的LVPECL:直流匹配時用
130歐上拉,同時用82歐下拉;交流匹配時
用82歐上拉,同時用130歐下拉。但兩種方式工作后直流電平都在1.95V左右。)
前面的電平標準擺幅都比較大,為降低電磁輻射,同時提高開關(guān)速度又推出LVDS電平標準。
LVDS:Low Voltage Differential Signaling
差分對輸入輸出,內(nèi)部有一個恒流源3.5-4mA,在差分線上改變方向來表示0和1。通過外部的100歐匹配電
阻(并在差分線上靠近接收端)轉(zhuǎn)換為±350mV的差分電平。
LVDS使用注意:可以達到600M以上,PCB要求較高,差分線要求嚴格等長,差最好不超過10mil(0.25mm)。
100歐電阻離接收端距離不能超過500mil,最好控制在300mil以內(nèi)。下面的電平用的可能不是很多,篇幅關(guān)系,只簡單做一下介紹。如果感興趣的話可以聯(lián)系我。
CML:是內(nèi)部做好匹配的一種電路,不需再進行匹配。三極管結(jié)構(gòu),也是差分線,速度能達到3G以上。只能
點對點傳輸。
GTL:類似CMOS的一種結(jié)構(gòu),輸入為比較器結(jié)構(gòu),比較器一端接參考電平,另一端接輸入信號。1.2V電源供
電。
Vcc=1.2V;VOH>=1.1V;VOL<=0.4V;VIH>=0.85V;VIL<=0.75V
PGTL/GTL+:
Vcc=1.5V;VOH>=1.4V;VOL<=0.46V;VIH>=1.2V;VIL<=0.8V
HSTL是主要用于QDR存儲器的一種電平標準:一般有V¬CCIO=1.8V和V¬¬CCIO=1.5V。和上面的
GTL相似,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平(VCCIO/2),另一端接輸入信號。對參考電平
要求比較高(1%精度)。
SSTL主要用于DDR存儲器。和HSTL基本相同。V¬¬CCIO=2.5V,輸入為輸入為比較器結(jié)構(gòu),比較器一
端接參考電平1.25V,另一端接輸入信號。對參考電平要求比較高(1%精度)。
HSTL和SSTL大多用在300M以下。


本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉