3 I2C總線的實現(xiàn)方法
在對I2C總線設(shè)計中,通過SAA7111上的I2C接口對其工作方式寄存器進行設(shè)置實現(xiàn)其功能。SAA7111是一款功能強大的模擬前端和數(shù)字視頻譯碼器,常應(yīng)用在嵌入式視頻應(yīng)用的高度集成的電路中。內(nèi)部包含兩路模擬處理通道,能實現(xiàn)視頻源的選擇、抗混疊濾波、A/D轉(zhuǎn)換、自動嵌位、自動增益控制、時鐘產(chǎn)生、多制式解碼以及亮度、對比度和飽和度的控制,從而將PAL,NTSC等不同制式的模擬復合視頻數(shù)據(jù)解碼成亮度、色度和相關(guān)同步的數(shù)字信號。SAA7111內(nèi)有32個寄存器(SLLbaddress00~1FH),其中22個是可編程的。其中,OOH,1A~lCH,lFH是只讀寄存器。00H描述的是芯片版本信息;1A~1CH是文本信息檢測和解碼寄存器,一般很少用到;lFH用來描述芯片的狀態(tài)。02H~12H是可讀/寫寄存器,其中:02H~05H是模擬輸入控制寄存器,02H用于設(shè)置模擬視頻信號輸入方式(共8種);03H~05H用于設(shè)置增益控制方式;06H~12H主要用于設(shè)置解碼方式,通過配置這些寄存器可以設(shè)置行同步信號的開始和結(jié)束位置,并可確定亮度、色度、飽和度的大小以及輸出圖像數(shù)據(jù)信號的格式。01H,13H~19H,1DH~1EH寄存器保留使用。
由于SAA7111加電復位之后,各寄存器處于不確定狀態(tài),因此需要采用I2C總線協(xié)議由FPGA作為主方對SAA7111的相關(guān)寄存器進行設(shè)置。從SAA7111的四個模擬輸入端AIll,AI12,AI21,AI22的某一引腳輸入的視頻圖像信號經(jīng)模擬處理后,一路可通過緩沖器輸出到AOUT端用于監(jiān)視,另一路經(jīng)A/D轉(zhuǎn)換器后則產(chǎn)生數(shù)字色度信號和亮度信號。在分別進行亮度信號處理和色度信號處理后,其亮度信號處理結(jié)果的一路將送到色度信號處理器進行綜合處理,產(chǎn)生的Y和UV信號經(jīng)格式化后從VPO(16位)輸出;另一路則進入同步分離器,并經(jīng)數(shù)字PLL產(chǎn)生相應(yīng)的行和場同步信號HS和VS。同時,PLL將驅(qū)動時鐘發(fā)生器,以產(chǎn)生HS鎖定的時鐘信號LLC和LLC2,SAA7111的所有功能均是在I2C總線控制下完成的。SA-A7111相應(yīng)的寄存器初始化值見表1。
I2C總線控制讀/寫操作過程如表2、表3所示(S:開始,Sr:重開始,P:停止,-S:從設(shè)備,-M:主設(shè)備,W:寫位,R:讀位):
在設(shè)計中主要實現(xiàn)以下四種功能:開始條件功能、字節(jié)發(fā)送功能、應(yīng)答條件功能和停止條件功能。四種功能信號的時序和數(shù)據(jù)總線傳遞如圖2、圖3所示。
為了完成上述要求和功能,本文采用VHDL語言編寫邏輯的方法來模擬I2C總線接口時序邏輯,配置數(shù)據(jù)可以由主機發(fā)送,也可以預先存放,同時用VHDL編寫時序邏輯對SAA7111進行初始化配置。根據(jù)設(shè)計要求,在不同的進程下對串行時鐘線(SCL)和串行數(shù)據(jù)線(SDA)進行設(shè)計。時鐘信號源采用10 MHz的晶振,分頻后作為進程激勵信號,基本能夠滿足SAA7111芯片的數(shù)據(jù)率要求。但如果在一些更高速的情況下,需要快速通過I2C總線對被控器件進行設(shè)置,這里只需將行時鐘線(SCL)和串行數(shù)據(jù)線(SDA)的頻率進行修改即可,其接口控制如圖4所示。
4 設(shè)計仿真結(jié)果
設(shè)計中利用QuartusⅡ集成環(huán)境采用VHDL語言實現(xiàn)了I2C總線對SAA7111中集成的symbol進行實驗仿真。reset信號為外接復位信號,時鐘信號根據(jù)需要外接所需頻率時鐘信號(clk),并根據(jù)要求對信號進行16分頻作為進程激勵信號(clkin)。對于上述初始化數(shù)據(jù),仿真波形如圖5所示仿真結(jié)果輸出正確后,配置與電路設(shè)計相符的入/輸出引腳。根據(jù)測試結(jié)果,該設(shè)計可以穩(wěn)定可靠地對SAA7111進行參量控制,如果需要修改只需更換程序中參量,再次編譯下載即可。
5 結(jié)語
該設(shè)計在視頻采集處理系統(tǒng)中已得到應(yīng)用,I2C總線接口數(shù)據(jù)采集正確、穩(wěn)定,并且在實現(xiàn)過程中,占用資源少,僅為總資源的40 %。核心器件與圖像數(shù)據(jù)采集芯片配合使用,節(jié)省核心處理芯片的通用I/O接口,使系統(tǒng)整體電路十分簡潔、可靠性高、集成度高、接口方便等優(yōu)點。
FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護的智能巧思。
關(guān)鍵字: FPGA 科技領(lǐng)域 智能強大的產(chǎn)品可降低信號噪音并提高分辨率與動態(tài)
關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA本篇是FPGA之旅設(shè)計的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...
關(guān)鍵字: FPGA DS18B20溫度傳感器第八例啦,本例將介紹如何通過FPGA采集DS18B20傳感器的溫度值。
關(guān)鍵字: FPGA DS18B20傳感器