www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 廠商動(dòng)態(tài) > Achronix半導(dǎo)體
[導(dǎo)讀]一個(gè)運(yùn)用NoC來(lái)優(yōu)化加解密設(shè)計(jì)的例子

Achronix 最新基于臺(tái)積電(TSMC)的7nm FinFET工藝的Speedster7t FPGA器件包含了革命性的新型二維片上網(wǎng)絡(luò)(2D NoC)。2D NoC如同在FPGA可編程邏輯結(jié)構(gòu)上運(yùn)行的高速公路網(wǎng)絡(luò)一樣,為FPGA外部高速接口和內(nèi)部可編程邏輯的數(shù)據(jù)傳輸提供了超高帶寬(~27Tbps)。

利用片上高速網(wǎng)絡(luò)(2D NoC)創(chuàng)新地實(shí)現(xiàn)FPGA內(nèi)部超高帶寬邏輯互連

圖1 Speedster 7t FPGA結(jié)構(gòu)圖

NoC使用一系列高速的行和列網(wǎng)絡(luò)通路在整個(gè)FPGA內(nèi)部分發(fā)數(shù)據(jù),從而在整個(gè)FPGA結(jié)構(gòu)中以水平和垂直方式分發(fā)數(shù)據(jù)流量。NoC中的每一行或每一列都有兩個(gè)256位的、單向的、行業(yè)標(biāo)準(zhǔn)的AXI通道,可以在每個(gè)方向上以512Gbps(256bit x 2GHz)的傳輸速率運(yùn)行。

NoC為FPGA設(shè)計(jì)提供了幾項(xiàng)重要優(yōu)勢(shì),包括:

·提高設(shè)計(jì)的性能。

·減少邏輯資源閑置,在高資源占用設(shè)計(jì)中降低布局布線(xiàn)擁塞的風(fēng)險(xiǎn)。

·減小功耗。

·簡(jiǎn)化邏輯設(shè)計(jì),由NoC去替代傳統(tǒng)的邏輯去做高速接口和總線(xiàn)管理。

·實(shí)現(xiàn)真正的模塊化設(shè)計(jì)。

本文用一個(gè)具體的FPGA設(shè)計(jì)例子來(lái)展現(xiàn)NoC在FPGA內(nèi)部邏輯互連中發(fā)揮的重要作用。本設(shè)計(jì)主要是實(shí)現(xiàn)三重?cái)?shù)據(jù)加密解密算法(3DES)。該算法是DES加密算法的一種模式,它是對(duì)于每個(gè)數(shù)據(jù)塊應(yīng)用三次DES加密算法,通過(guò)增加DES的密鑰長(zhǎng)度增加安全性。

在該FPGA設(shè)計(jì)中,我們將輸入輸出管腳放在的FPGA上下左右四個(gè)方向上。上面管腳進(jìn)來(lái)的數(shù)據(jù)經(jīng)過(guò)邏輯1進(jìn)行解密然后通過(guò)藍(lán)色的走線(xiàn)送到邏輯2加密以后從下面的管腳送出。左邊管腳進(jìn)來(lái)的數(shù)據(jù)經(jīng)過(guò)邏輯3進(jìn)行解密然后通過(guò)紅色的走線(xiàn)送到邏輯4加密以后從右邊的管腳送出。如圖2 所示。

利用片上高速網(wǎng)絡(luò)(2D NoC)創(chuàng)新地實(shí)現(xiàn)FPGA內(nèi)部超高帶寬邏輯互連

圖2 3DES設(shè)計(jì)(沒(méi)有用NoC)后端布局布線(xiàn)圖

本設(shè)計(jì)遇到的問(wèn)題如下:

·加密和解密模塊中間的連線(xiàn)延時(shí)太長(zhǎng),如果不增加流水寄存器(pipeline),設(shè)計(jì)性能會(huì)收到很大限制。但是由于連接總線(xiàn)位寬是256位,增加幾級(jí)流水寄存器又會(huì)占用很多額外的寄存器資源。

·上下模塊之間的連接總線(xiàn)和左右模塊之間的連接總線(xiàn)出現(xiàn)了交叉,如果設(shè)計(jì)再?gòu)?fù)雜一點(diǎn)有可能會(huì)遇到布局布線(xiàn)局部擁塞,會(huì)大大增加工具布局布線(xiàn)時(shí)間。

上面兩個(gè)問(wèn)題也是廣大FPGA設(shè)計(jì)者在復(fù)雜FPGA設(shè)計(jì)中或多或少會(huì)遇到的問(wèn)題,導(dǎo)致的原因有可能是設(shè)計(jì)比較復(fù)雜,也有可能是硬件平臺(tái)的限制,或者設(shè)計(jì)必須連接不同位置的外圍Hard IP導(dǎo)致。

NoC的出現(xiàn)讓我們上面遇到的問(wèn)題迎刃而解。NoC為FPGA邏輯內(nèi)部互連提供了雙向288bit的原始數(shù)據(jù)模式(Raw data mode)。 用戶(hù)可以通過(guò)這288bit的信號(hào)進(jìn)行邏輯直連或者自定義協(xié)議互連。

利用片上高速網(wǎng)絡(luò)(2D NoC)創(chuàng)新地實(shí)現(xiàn)FPGA內(nèi)部超高帶寬邏輯互連

圖3 利用2D NoC進(jìn)行內(nèi)部邏輯互連

在NoC的每個(gè)交叉點(diǎn)上都有兩個(gè)網(wǎng)絡(luò)接入點(diǎn)(NAP),用戶(hù)只要簡(jiǎn)單地通過(guò)例化NAP的原語(yǔ)或者宏定義就可以將自己的邏輯接入到NoC并進(jìn)行互連。

利用片上高速網(wǎng)絡(luò)(2D NoC)創(chuàng)新地實(shí)現(xiàn)FPGA內(nèi)部超高帶寬邏輯互連

圖4 網(wǎng)絡(luò)接入點(diǎn)NAP

利用片上高速網(wǎng)絡(luò)(2D NoC)創(chuàng)新地實(shí)現(xiàn)FPGA內(nèi)部超高帶寬邏輯互連

圖5 例化NAP宏定義示例

這樣通過(guò)在3DES加密和解密模塊上分別例化NAP,就可以實(shí)現(xiàn)3DES加密和解密模塊之間的NoC互連。

利用片上高速網(wǎng)絡(luò)(2D NoC)創(chuàng)新地實(shí)現(xiàn)FPGA內(nèi)部超高帶寬邏輯互連

圖6 3DES設(shè)計(jì)(利用NoC)后端布局布線(xiàn)圖

這樣在簡(jiǎn)化用戶(hù)設(shè)計(jì)的同時(shí),設(shè)計(jì)性能有了很大的提高,從之前的260MHz提高到了750MHz。 圖6中可以看到之前邏輯之間大量的連接總線(xiàn)已經(jīng)看不到,總線(xiàn)的連接都由NoC接管,在后端布局布線(xiàn)圖中只能看到綠色時(shí)鐘走線(xiàn)和白色模塊內(nèi)部的邏輯走線(xiàn)。

本文主要想通過(guò)這樣一個(gè)例子給廣大FPGA設(shè)計(jì)者展示如何利用NoC來(lái)進(jìn)行FPGA內(nèi)部邏輯的互連,從而給廣大FPGA設(shè)計(jì)者提供另一種考慮問(wèn)題的思路。在傳統(tǒng)的FPGA設(shè)計(jì)中出現(xiàn)了性能無(wú)法提升,布局布線(xiàn)擁塞的時(shí)候,是否可以考慮利用Achronix新一代的Speedster7t FPGA來(lái)簡(jiǎn)化和加速用戶(hù)的設(shè)計(jì)。

本公眾號(hào)今后也將會(huì)陸續(xù)推出關(guān)于二維片上網(wǎng)絡(luò)(NoC)的系列文章,比如NoC技術(shù)的發(fā)展,NoC性能評(píng)測(cè)以及與傳統(tǒng)互連架構(gòu)的對(duì)比,Speedster7t FPGA中NoC的技術(shù)參數(shù)以及調(diào)用方法,關(guān)于NoC的各種參考設(shè)計(jì)等等,敬請(qǐng)期待。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢(shì)抑制與過(guò)流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問(wèn)題卻十分常見(jiàn),不僅增加了維護(hù)成本,還影響了用戶(hù)體驗(yàn)。要解決這一問(wèn)題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(chē)(EV)作為新能源汽車(chē)的重要代表,正逐漸成為全球汽車(chē)產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車(chē)的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車(chē)的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車(chē) 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車(chē)場(chǎng)照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢(shì)逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問(wèn)題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對(duì)周?chē)娮釉O(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來(lái)解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開(kāi)關(guān)電源具有效率高的特性,而且開(kāi)關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開(kāi)關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉