如果你能夠以低價格獲得商業(yè)制作的印刷電路板,為什么還要自己去做呢?一個原因是,你可能需要花1至4周的時間才能拿到板子。對于搭建原型機來說,這可能是一個主要的障礙。每次設(shè)計反復(fù)因而可能花一個月甚至更長的時
0 引 言 電荷耦合器件(Charge Coupled Devices,CCD)是20世紀70年代初發(fā)展起來的新型半導(dǎo)體集成光電器件。作為一種新型的MOS器件,與普通MOS器件相比,具有集成度更高、功耗更低、設(shè)計更簡單、制造工序更少等優(yōu)
摘要: 文章通過一個計數(shù)器的具體實例,利用Multisim10中的MCU模塊進行單片機的協(xié)同仿真完成所需功能。0 引言單片機體積小,質(zhì)量輕,具有很強的靈活性,而且價格也不高,從而得到越來越廣泛的應(yīng)用。其中以In2ter公司
摘要:基于高沖擊環(huán)境試驗中對瞬態(tài)加速度信號的高精度測試需求,采用存儲測試的方法設(shè)計了加速度存儲測試儀。由于壓電式傳感器具有靈敏度高、量程大、較高固有頻率、耐沖擊等優(yōu)點,所以使用其作為傳感元件,設(shè)計了電
摘要:介紹一種基于復(fù)雜可編程邏輯器件(CPLD)的數(shù)據(jù)采集系統(tǒng),并給出詳細的設(shè)計方案。計算機通過ISA總線實現(xiàn)與數(shù)據(jù)采集系統(tǒng)的指令和數(shù)據(jù)傳輸。通過VHDL編程實現(xiàn)CPLD對12位串行模數(shù)轉(zhuǎn)換器ADS7816的控制。最后,給出該
FPGA/CPLD的設(shè)計流程 1、電路設(shè)計與輸入 電路設(shè)計與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計方法有硬件描述語言(HDL)和原理圖設(shè)計輸入方法等。原理圖設(shè)計輸入法在早期應(yīng)用得比
摘要:基于FPGA的三相函數(shù)信號發(fā)生器以DDS為核心,在Altera公司CycloneⅡ系列EP2C8T144C8上實現(xiàn)正弦波、方波、三角波和鋸齒波信號的產(chǎn)生,利用單片機PICl8F4550控制波形的頻率及相位差。同時單片機通過DAC0832控制波
1 前言 針對FPGA中內(nèi)部BlockRAM有限的缺點,提出了將FPGA與外部SRAM相結(jié)合來改進設(shè)計的方法,并給出了部分VHDL程序?! ? 硬件設(shè)計 這里將主要討論以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS6
前言 隨著科技的發(fā)展,信號處理系統(tǒng)不僅要求多功能、高性能,而且要求信號處理系統(tǒng)的開發(fā)、生產(chǎn)周期短,可編程式專用處理器無疑是實現(xiàn)此目的的最好途徑??删幊虒S锰幚砥骺煞譃樗神詈鲜?協(xié)處理器方式,即MCU
摘要:提出一個使用FPGA和ARM微控制器實現(xiàn)Profibus-DP主站(1類)通信平臺的解決方案;解析了Profibus-DP通信協(xié)議,重點是令牌輪轉(zhuǎn)協(xié)議;給出了該主站通信平臺的系統(tǒng)構(gòu)建。該通信平臺可以獨立實現(xiàn)Profibus-DP主站(1類)
a583307414
sendmo
asdasdasf
XD茂茂
cindy123456
2454347030
DYQ26
zyd4957
18713271819cxy
1994089340
rainbow9527
anpengaimao
王洪陽
zrddyhm
zh1812
dongliuwei
senlenced
年華2
lyz0609
dianzizhilu
lzdestiny
龍象
changlele
skyking1
新手編程
復(fù)制忍者
dsysd
歸途2018
zbby
小黑智