摘要:介紹了一種基于高性能51內(nèi)核網(wǎng)絡(luò)微控制器的串口至以太網(wǎng)接口轉(zhuǎn)換器的設(shè)計(jì)方案,采用網(wǎng)絡(luò)單片機(jī)DS80C410,利用集成的MAC通過(guò)以太網(wǎng)收發(fā)器與以太網(wǎng)相連,借助TINI SDK軟件開(kāi)發(fā)包通過(guò)Java編程實(shí)現(xiàn)串口和以太網(wǎng)之間
摘要:在數(shù)字匹配濾波器和超前滯后鑒相環(huán)路的理論基礎(chǔ)上,采用VHDL編程,在FPGA芯片上實(shí)現(xiàn)PN碼捕獲和跟蹤的電路。詳細(xì)討論了各電路模塊的設(shè)計(jì)實(shí)現(xiàn)方法。完成電路的仿真驗(yàn)證,給出了仿真波形。結(jié)果表明電路工作正???/p>
引言 衛(wèi)星導(dǎo)航接收機(jī)是衛(wèi)星導(dǎo)航系統(tǒng)的用戶終端,用以給用戶提供精確的經(jīng)度、緯度、高度和速度等信息?,F(xiàn)在,衛(wèi)星導(dǎo)航接收機(jī)已經(jīng)應(yīng)用于航空,交通管理,石油等各個(gè)領(lǐng)域,針對(duì)衛(wèi)星導(dǎo)航接收機(jī)的研究也越發(fā)深入。 本
據(jù)市場(chǎng)調(diào)研公司Gartner,F(xiàn)PGA正在取代ASIC,全球金融危機(jī)將在2009年加劇這一趨勢(shì)?,F(xiàn)在二者的設(shè)計(jì)數(shù)量之比為30比1。Gartner表示,由于經(jīng)濟(jì)危機(jī)促使廠商推遲甚至取消設(shè)計(jì),預(yù)計(jì)2009年ASIC設(shè)計(jì)數(shù)量將減少22%。據(jù)Gartne
中小型公司開(kāi)發(fā)高效電子產(chǎn)品的復(fù)雜設(shè)計(jì)需求可望解決。明導(dǎo)國(guó)際(Mentor Graphics)近日推出三款PADS系列的EDA軟體工具,新工具以中小型公司的工程師為市場(chǎng)目標(biāo),提供性能佳且低價(jià)位的印刷電路板(PCB)設(shè)計(jì)方案。明導(dǎo)國(guó)
摘要:為了提高雷達(dá)海量數(shù)據(jù)的處理速度,采用FPGA設(shè)計(jì)了一種高速外部存儲(chǔ)器,通過(guò)多次實(shí)驗(yàn),驗(yàn)證了設(shè)計(jì)方法的可行性。高速外部存儲(chǔ)器可以有效地提高數(shù)據(jù)存儲(chǔ)速度,節(jié)約讀/寫(xiě)時(shí)間,從而滿足信號(hào)處理的高速實(shí)時(shí)的要求
摘要:為實(shí)現(xiàn)線性調(diào)頻信號(hào)的數(shù)字脈沖壓縮,設(shè)計(jì)一個(gè)FPGA硬件平臺(tái),并著重提出一種基于FPGA IP核的脈沖壓縮設(shè)計(jì)方法。針對(duì)脈沖壓縮進(jìn)行了理論分析和Matlab仿真,設(shè)計(jì)完成后對(duì)系統(tǒng)軟、硬件進(jìn)行了全面測(cè)試,并根據(jù)實(shí)測(cè)數(shù)
a583307414
sendmo
asdasdasf
XD茂茂
cindy123456
2454347030
DYQ26
zyd4957
18713271819cxy
1994089340
rainbow9527
anpengaimao
王洪陽(yáng)
zrddyhm
zh1812
dongliuwei
senlenced
年華2
lyz0609
dianzizhilu
lzdestiny
龍象
changlele
skyking1
新手編程
復(fù)制忍者
dsysd
歸途2018
zbby
小黑智