www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]由于手機(jī)電視將為2008北京奧運(yùn)提供服務(wù),國(guó)內(nèi)多家單位已積極致力于DAB的研制開發(fā)。本文將介紹DAB接收機(jī)的樣機(jī)設(shè)計(jì)。

    與現(xiàn)行廣播相比,數(shù)字音頻廣播(Digital Audio Broadcasting,簡(jiǎn)稱DAB)這種新的傳輸系統(tǒng)憑借其諸多優(yōu)點(diǎn)而引起了國(guó)際通信行業(yè)的矚目,并獲得了迅速的發(fā)展。我國(guó)廣播電影電視行業(yè)標(biāo)準(zhǔn)《30~3000MHz地面數(shù)字音頻廣播系統(tǒng)技術(shù)規(guī)范》自2006年6月1日起實(shí)施。 該標(biāo)準(zhǔn)是DAB標(biāo)準(zhǔn),適用于移動(dòng)和固定接收機(jī)傳送高質(zhì)量數(shù)字音頻節(jié)目和數(shù)據(jù)業(yè)務(wù)。

    由于手機(jī)電視將為2008北京奧運(yùn)提供服務(wù),國(guó)內(nèi)多家單位已積極致力于DAB的研制開發(fā)。本文將介紹DAB接收機(jī)的樣機(jī)設(shè)計(jì)。

系統(tǒng)的性能要求

    歐洲D(zhuǎn)AB系統(tǒng)規(guī)定了4種模式,本設(shè)計(jì)采用的是第1種模式,具體參數(shù)如表1所示。其中,L表示一幀的符號(hào)數(shù),K表示每個(gè)符號(hào)的子載波個(gè)數(shù),TF表示一幀的持續(xù)時(shí)間,TNULL表示空符號(hào)持續(xù)時(shí)間,Ts表示每個(gè)符號(hào)的持續(xù)時(shí)間,Tu表示有效符號(hào)的持續(xù)時(shí)間,Δ表示保護(hù)間隔的持續(xù)時(shí)間。

表1  第1種DAB傳輸模式的具體參數(shù)


    采用這一模式的設(shè)計(jì)要求為:帶寬1.536MHz,載波頻率174~240MHz,誤碼率不超過10-4。

方案原理及設(shè)計(jì)思路

1 方案原理框圖

    DAB接收機(jī)原理框圖如圖1所示。DAB接收機(jī)將從天線接收到的信號(hào)經(jīng)過高頻頭轉(zhuǎn)為中頻模擬信號(hào),放大后進(jìn)行A/D變換,得到數(shù)字信號(hào)。其中A/D采樣時(shí)鐘受晶振VCXO的控制,采樣時(shí)鐘偏移由采樣時(shí)鐘同步部分估計(jì)得到。A/D轉(zhuǎn)換后的數(shù)據(jù)一路做AGC檢測(cè)去控制高頻頭的輸出,另一路經(jīng)過R/C變換成FFT所需要的兩路實(shí)虛部數(shù)據(jù)信號(hào)。時(shí)間同步部分估計(jì)得到一個(gè)時(shí)域符號(hào)的同步頭,并粗略地估計(jì)由于收發(fā)頻率不一致而引起的頻偏。經(jīng)過FFT變換后,頻率同步單元定出FFT的窗口位置,校正帶有頻偏的數(shù)據(jù)。校正后的數(shù)據(jù)經(jīng)過信道估計(jì),得到當(dāng)前實(shí)時(shí)的信道響應(yīng),經(jīng)過信道均衡處理以消除信道多徑衰落的影響,然后再經(jīng)過解映射軟判決譯碼和解擾,然后將音頻信號(hào)送入信道解碼器解碼,接著進(jìn)行信源解碼和音頻綜合,最后經(jīng)D/A還原成模擬音頻?

圖1  接收機(jī)原理框圖


2 方案的設(shè)計(jì)思路

    DAB接收機(jī)主要由數(shù)字下變頻、同步、OFDM解調(diào)和Viterbi譯碼四大部分構(gòu)成。

    數(shù)字下變頻就是把ADC輸出的中頻數(shù)字信號(hào)變?yōu)閿?shù)字基帶信號(hào),也就是在數(shù)字上實(shí)現(xiàn)頻譜的下搬移,主要包括希爾伯特變換、頻譜下搬移及降采樣等。

    同步部分按功能包括符號(hào)定時(shí)同步、載波頻率同步和采樣時(shí)鐘頻率同步,以FFT為界可以分為時(shí)域同步和頻域同步兩部分。

    OFDM解調(diào)包括FFT和差分解調(diào)等,經(jīng)FFT和差分解調(diào)后的數(shù)據(jù)再經(jīng)過頻域解交織后進(jìn)行QPSK解映射及量化,送給后續(xù)Viterbi譯碼器進(jìn)行軟判決譯碼。

    對(duì)OFDM解調(diào)送來的數(shù)據(jù)提取快速信息信道(FIC)數(shù)據(jù)進(jìn)行解收縮、Viterbi譯碼、解擾,得到復(fù)合結(jié)構(gòu)信息(MCI),再利用MCI對(duì)主業(yè)務(wù)信道(MSC)數(shù)據(jù)進(jìn)行譯碼。

DAB接收機(jī)硬件電路設(shè)計(jì)

1 方案結(jié)構(gòu)框圖

    根據(jù)對(duì)DAB接收機(jī)組成部分的分析,本次設(shè)計(jì)采用FPGA+DSP的設(shè)計(jì)方案,DAB接收機(jī)完整的結(jié)構(gòu)框圖如圖2所示。DAB信號(hào)從天線接收后進(jìn)入高頻頭部分,選出所需的頻率塊,然后將選出的高頻信號(hào)送入混頻器,變?yōu)橹行念l率為38.912MHz、帶寬為1.536 MHz的中頻信號(hào),中頻信號(hào)濾掉無用的頻譜部分后再經(jīng)頻率變換和濾波,變?yōu)橹行念l率為2.048 MHz、帶寬為1.536MHz的基帶信號(hào)。然后進(jìn)入ADC,采樣速率為8.192MHz,轉(zhuǎn)換成數(shù)字信號(hào)后進(jìn)入FPGA。FPGA完成并串轉(zhuǎn)換,同步和解調(diào), 以及VCXO所需的控制電路等。處理后的數(shù)據(jù)進(jìn)入DSP,DSP外部時(shí)鐘為24.5MHz,所以DSP可進(jìn)行4倍頻,工作于100MHz。DSP中完成解交織、Viterbi譯碼、解擾以及音頻解碼,最后數(shù)據(jù)被送入DAC,恢復(fù)出原始模擬信號(hào),送入喇叭即可收聽。

圖2  接收機(jī)的結(jié)構(gòu)框圖


2 器件的選型

    器件的選型要求在滿足系統(tǒng)需求的情況下力爭(zhēng)使成本最低,功耗最小,設(shè)計(jì)方便且易于調(diào)試,所以要全面兼顧芯片的運(yùn)算速度、價(jià)格、硬件資源、運(yùn)算精度、功耗以及芯片的封裝形式、質(zhì)量標(biāo)準(zhǔn)、供貨情況和生命周期等。綜合考慮以上幾方面因素,本次設(shè)計(jì)中ADC選用TLV5535,DAC選用AKM4352,F(xiàn)PGA選用EP1S40,DSP選用TMS320VC5510。

    TLV5535是一款性能優(yōu)良的8位ADC,具有35MSPS的采樣速率,3.3V單電源供電,典型功耗只有90mW,模擬輸入帶寬達(dá)600MHz,很適合本設(shè)計(jì)。AKM4352是非常適合便攜式音頻設(shè)備的DAC,帶寬20kHz,采樣速率8~50kHz,工作電壓為1.8~3.6V,通帶波動(dòng)只有±0.06dB,阻帶衰減達(dá)43dB,性能非常優(yōu)良。TMS320VC5510是TI公司的一款高性能、低功耗DSP。它具有很高的代碼執(zhí)行效率,其最高指令執(zhí)行速度可達(dá)800MIPS,雙MAC結(jié)構(gòu),可設(shè)置的指令高速緩沖存儲(chǔ)器容量為24KB,片上RAM共160K×16b,此外還有3組多通道緩沖串行口和可編程的數(shù)字鎖相環(huán)發(fā)生器等,I/O電壓    3.3V,內(nèi)核電壓1.6V。EP1S40是ALTERA公司Stratix系列FPGA,具有非常高的內(nèi)核性能、存儲(chǔ)能力、架構(gòu)效率,提供了專用的功能用于時(shí)鐘管理和數(shù)字信號(hào)處理應(yīng)用及差分和單端I/O標(biāo)準(zhǔn),此外還具有片內(nèi)匹配和遠(yuǎn)程系統(tǒng)升級(jí)能力,功能豐富且功耗較小。EP1S40的片內(nèi)資源也足以滿足本設(shè)計(jì)所需。

3 主要模塊的電路設(shè)計(jì)

    ADC與FPGA相連,并在FPGA內(nèi)完成并串變換,譯碼電路也由FPGA來完成。FPGA與ADC間的連接包括數(shù)據(jù)線和時(shí)鐘線,ADC的時(shí)鐘由FPGA來提供,數(shù)據(jù)線和時(shí)鐘線均與FPGA的I/O引腳直接相連即可,如圖3所示。

圖3  ADC與FPGA連接原理圖

    DSP通過異步串行口與DAC連接,如圖4所示,DAC輸出的模擬信號(hào)經(jīng)濾波后可直接輸出語音信號(hào)。

圖4  DSP與DAC連接原理圖

    現(xiàn)今的高速DSP內(nèi)存不再基于Flash,而是采用存取速度更快的RAM。DSP掉電后其內(nèi)部RAM中的程序和數(shù)據(jù)將全部丟失,所以在脫離仿真器的環(huán)境中,DSP芯片每次上電后必須自舉,將外部存儲(chǔ)區(qū)的執(zhí)行代碼通過某種方式搬移到內(nèi)部存儲(chǔ)區(qū),并自動(dòng)執(zhí)行。常用的自舉方式有并行自舉、串行自舉、主機(jī)接口(HPI)自舉和I/O自舉。HPI自舉需要有一個(gè)主機(jī)進(jìn)行干預(yù),雖然可以通過這個(gè)主機(jī)對(duì)DSP內(nèi)部工作情況進(jìn)行監(jiān)控,但電路復(fù)雜、成本高;串行自舉代碼加載速度慢;I/O自舉僅占用一個(gè)端口地址,代碼加載速度快,但電路復(fù)雜,成本高;并行自舉加載速度快,雖然需要占用DSP數(shù)據(jù)區(qū)的部分地址,但無須增加其他接口芯片,電路簡(jiǎn)單。因此在TI公司的5000系列DSP中得到了廣泛應(yīng)用,本次設(shè)計(jì)也是采用并行自舉。與傳統(tǒng)的EEPROM相比,F(xiàn)lash具有支持在線擦寫且擦寫次數(shù)多、速度快、功耗低、容量大和價(jià)格低廉等優(yōu)點(diǎn)。目前在很多Flash芯片采用3.3V單電源供電,與DSP連接時(shí)無須采用電平轉(zhuǎn)換芯片,因此電路連接簡(jiǎn)單。在系統(tǒng)編程時(shí),利用系統(tǒng)本身的DSP直接對(duì)外掛的Flash編程,節(jié)省了編程器的費(fèi)用和開發(fā)時(shí)間,使得DSP執(zhí)行代碼可以在線更新。圖5為外部程序數(shù)據(jù)存儲(chǔ)器Flash的電路連接。

圖5  外部程序數(shù)據(jù)存儲(chǔ)器Flash的電路連接


    FPGA與DSP通過McBSP、GPIO、EMIF和EHPI口相連,接口種類多,便于根據(jù)需要靈活使用。FPGA內(nèi)的程序和數(shù)據(jù)掉電后也會(huì)全部丟失,所以為其配備了專用配置芯片EPC16,上電后自動(dòng)將程序下載到FPGA中,簡(jiǎn)單易用。

總結(jié)

    為了方便調(diào)試,本次設(shè)計(jì)十分靈活,留的系統(tǒng)資源也比較多,不僅可以實(shí)現(xiàn)模式1,其他三種模式也可以在此硬件平臺(tái)上實(shí)現(xiàn)。用來存儲(chǔ)程序和數(shù)據(jù)的Flash既可以用FPGA來讀寫,也可以用DSP來讀寫。DSP和FPGA分別配了JTAG下載口用于下載程序和檢測(cè)芯片。DSP還連接RS232,用于發(fā)出控制指令以及監(jiān)控DSP內(nèi)部情況。FIC解碼完成后可進(jìn)行DAB/DMB的業(yè)務(wù)選擇,依據(jù)選擇業(yè)務(wù)的不同進(jìn)行不同的處理后分別產(chǎn)生聲音和圖像信號(hào),并分別從喇叭或液晶顯示器輸出。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺

NX4919是納祥科技新推出的一款高性能I2S 數(shù)字 AB 類耳放,芯片帶靜音控制腳功能,采用了精簡(jiǎn)外部元器件設(shè)計(jì),具備105dB 動(dòng)態(tài)范圍、90dB 總諧波失真+信噪比,被廣泛應(yīng)用于WIFI播放器、WIFI音箱、DEE...

關(guān)鍵字: 耳放 DAC 納祥科技
關(guān)閉