www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]1 滿足接收端芯片的建立,保持時間的必要性在高速數(shù)字電路設計中,由于趨膚效應、臨近干擾、電流高速變化等因素,設計者不能單純地從數(shù)字電路的角度來審查自己的產(chǎn)品,而要

1 滿足接收端芯片的建立,保持時間的必要性

在高速數(shù)字電路設計中,由于趨膚效應、臨近干擾、電流高速變化等因素,設計者不能單純地從數(shù)字電路的角度來審查自己的產(chǎn)品,而要把信號看作不穩(wěn)定的模擬信號。采用頻譜分析儀對信號分析,可以發(fā)現(xiàn),信號的高頻譜線主要來自于信號的變化沿而不是信號頻率。例如一個1MHz的信號,雖然時鐘周期為1微秒,但是如果其變化沿上升或下降時間為納秒級,則在頻譜儀上可以觀察到頻率高達數(shù)百兆赫茲的譜線。因此,電路設計者應該更加關注信號的邊沿,因為邊沿往往也就是信號頻譜最高、最容易受到干擾的地方。

在同步設計中,數(shù)據(jù)的讀取需要基于時鐘采樣,根據(jù)以上分析,為了得到穩(wěn)定的數(shù)據(jù),時鐘的采樣點應該遠離數(shù)據(jù)的變化沿。

圖1是利用時鐘CLK的上升沿采樣數(shù)據(jù)DATA的示例。DATA發(fā)生變化后,需要等待至少Setup時間(建立時間)才能被采樣,而采樣之后,至少Hold時間(保持時間)之內DATA不能發(fā)生變化。因此可以看出,器件的建立時間和保持時間的要求,正是為了保證時鐘的采樣點遠離數(shù)據(jù)的變化沿。如果在芯片的輸入端不能滿足這些要求,那么芯片內部的邏輯將處于非穩(wěn)態(tài),功能出現(xiàn)異常。

 

2 時序分析中的關鍵參數(shù)

為了進行時序分析,需要從datasheet(芯片手冊)中提取以下關鍵參數(shù):

● Freq:時鐘頻率,該參數(shù)取決于對芯片工作速率的要求。

● Tcycle:時鐘周期,根據(jù)時鐘頻率Freq的倒數(shù)求得。Tcycle=1/Freq。

● Tco:時鐘到數(shù)據(jù)輸出的延時。上文提到,輸入數(shù)據(jù)需要采用時鐘采樣,而輸出數(shù)據(jù)同樣也需要參考時鐘,不過一般而言,相比時鐘,輸出的數(shù)據(jù)需要在芯片內延遲一段時間,這個時間就稱為Tco。該參數(shù)取決于芯片制造工藝。

● Tsetup(min):最小輸入建立時間要求。

● Thold(min):最小輸入保持時間要求。

除以上五個參數(shù)外,時序分析中還需要如下經(jīng)驗參數(shù):

● Vsig:信號傳輸速度。信號在電路上傳輸,傳輸速度約為6英寸/納秒。

時序計算的目標是得到以下兩個參數(shù)之間的關系:

● Tflight-data:數(shù)據(jù)信號在電路板上的走線延時。

● Tflight-clk:時鐘信號在電路板上的走線延時。

以上參數(shù)是進行時序分析的關鍵參數(shù),對于普通的時序分析已經(jīng)足夠。

3 源同步系統(tǒng)的時序計算

源同步系統(tǒng)指數(shù)據(jù)和時鐘是由同一個器件驅動發(fā)出的情況,下圖是常見的源同步系統(tǒng)拓撲結構:

該系統(tǒng)的特點是,時鐘和數(shù)據(jù)均由發(fā)送端器件發(fā)出,在接收端,利用接收到的時鐘信號CLK采樣輸入數(shù)據(jù)信號DATA。

源同步系統(tǒng)的時序計算公式為:

TCO(max) + (Tflight-data - Tflight-clk)MAX + Tsetup(min) < Tcycle (式1)

TCO(min) + (Tflight-data - Tflight-clk)MIN > Thold(min) (式2)

時序計算的最終目標是獲得Tflight-data - T flight-clk的允許區(qū)間,再基于該區(qū)間,通過Vsig參數(shù),推算出時鐘信號和數(shù)據(jù)信號的走線長度關系。

4 SPI4.2接口時序分析

SPI4.2(System Packet Interface Level4, Phase 2)接口是國際組織OIF制定的針對OC192(10Gbps)速率的接口。目前廣泛應用在高速芯片上,作為物理層芯片和鏈路層芯片之間的接口。SPI4.2的接口定義如下:

SPI4.2接口信號按照收、發(fā)方向分為兩組,如圖3中,以T開頭的發(fā)送信號組和以R開頭的接收信號組。每組又分為兩類,以發(fā)送信號組為例,有數(shù)據(jù)類和狀態(tài)類,其中數(shù)據(jù)類包含TDCLK、TDAT[15:0],TCTL,狀態(tài)類包含TSCLK,TSTAT[1:0]。

 

[!--empirenews.page--]

 

其中,狀態(tài)類信號是單端LVTTL信號,接收端利用TSCLK的上升沿對TSTAT[1:0]采樣,方向為從物理層芯片發(fā)往鏈路層芯片;數(shù)據(jù)類信號是差分LVDS信號,接收端利用TDCLK的上升沿與下降沿對TDAT[15:0]和TCTL采樣,即一個時鐘周期進行兩次采樣,方向為從鏈路層芯片發(fā)往物理層芯片。

由于接收信號組與發(fā)送信號組的時序分析類似,因此本文僅對發(fā)送信號組進行時序分析。

在本設計中,采用Vitesee公司的VSC9128作為鏈路層芯片,VSC7323作為物理層芯片,以下參數(shù)分別從這兩個芯片的Datasheet中提取出來。

● 狀態(tài)類信號的時序分析

對狀態(tài)類信號,信號的流向是從物理層芯片發(fā)送到鏈路層芯片。

第一步,確定信號工作頻率,對狀態(tài)類信號,本設計設定其工作頻率和時鐘周期為:

Freq=78.125MHz;

Tcycle = 1/ Freq = 12.8ns;

第二步,從發(fā)送端,即物理層芯片手冊提取以下參數(shù):

-1ns < Tco < 2.5ns;

第三步,從接收端,即鏈路層芯片手冊提取建立時間和保持時間的要求:

Tsetup(min) = 2ns;

Thold(min) = 0.5ns;

將以上數(shù)據(jù)代入式1和式2:

2.5ns + (Tflight-data - Tflight-clk)MAX + 2ns < 12.8ns

-1ns + (Tflight-data - Tflight-clk)MIN > 0.5ns 整理得到:

1.5ns < (Tflight-data - Tflight-clk) < 8.3ns

基于以上結論,同時考慮到Vsig = 6inch/ns,可以得到如下結論,當數(shù)據(jù)信號和時鐘信號走線長度關系滿足以下關系時,狀態(tài)類信號的時序要求將得到滿足:TSTAT信號走線長度比TSCLK長9英寸,但最多不能超過49.8英寸。

● 數(shù)據(jù)類信號的時序分析

對數(shù)據(jù)類信號,信號的流向是從鏈路層芯片發(fā)送到物理層芯片。

第一步,確定信號工作頻率,對數(shù)據(jù)類信號,本設計設定其工作頻率為:

Freq=414.72MHz;

與狀態(tài)類信號不同的是,數(shù)據(jù)類信號是雙邊沿采樣,即,一個時鐘周期對應兩次采樣,因此采樣周期為時鐘周期的一半。采樣周期計算方法為:

Tsample = 1/2*Tcycle = 1.2ns;

第二步,從發(fā)送端,即鏈路層芯片手冊提取以下參數(shù):

-0.28ns < Tco < 0.28ns;

第三步,從接收端,即物理層芯片資料可以提取如下需求:

Tsetup(min) = 0.17ns;

Thold(min) = 0.21ns;

將以上數(shù)據(jù)代入式1和式2,需特別注意的是,對數(shù)據(jù)類信號,由于是雙邊沿采樣,應采用Tsample代替式1中的Tcycle:

0.28ns + (Tflight-data- Tflight-clk)MAX + 0.17ns < 1.2ns

-0.28ns + (Tflight-data- Tflight-clk)MIN> 0.21ns

整理得到:

0.49ns < (Tflight-data - Tflight-clk) < 0.75ns

基于以上結論,同時考慮到Vsig = 6inch/ns,可以得到如下結論,當數(shù)據(jù)信號和時鐘信號走線長度關系滿足以下關系時,數(shù)據(jù)類信號的時序要求將得到滿足:TDAT、TCTL信號走線長度比TDCLK長2.94英寸,但最多不能超過4.5英寸。

5 結論

高速電路中的時序設計,雖然看似復雜,然而只要明晰其分析方法,問題可以迎刃而解。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: 驅動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設備,其驅動電源的性能直接關系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅動電源設計中至關重要的兩個環(huán)節(jié),集成化方案的設計成為提升電機驅動性能的關鍵。

關鍵字: 工業(yè)電機 驅動電源

LED 驅動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設備的使用壽命。然而,在實際應用中,LED 驅動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設計、生...

關鍵字: 驅動電源 照明系統(tǒng) 散熱

根據(jù)LED驅動電源的公式,電感內電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關鍵字: LED 設計 驅動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術之一是電機驅動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅動系統(tǒng)中的關鍵元件,其性能直接影響到電動汽車的動力性能和...

關鍵字: 電動汽車 新能源 驅動電源

在現(xiàn)代城市建設中,街道及停車場照明作為基礎設施的重要組成部分,其質量和效率直接關系到城市的公共安全、居民生活質量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關鍵字: 發(fā)光二極管 驅動電源 LED

LED通用照明設計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關鍵字: LED 驅動電源 功率因數(shù)校正

在LED照明技術日益普及的今天,LED驅動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關鍵字: LED照明技術 電磁干擾 驅動電源

開關電源具有效率高的特性,而且開關電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅動電源

關鍵字: LED 驅動電源 開關電源

LED驅動電源是把電源供應轉換為特定的電壓電流以驅動LED發(fā)光的電壓轉換器,通常情況下:LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: LED 隧道燈 驅動電源
關閉