www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]隨著通信技術(shù)的飛速發(fā)展,為滿足高速數(shù)字電路和數(shù)字信號(hào)處理等對(duì)時(shí)鐘管理、信號(hào)完整性、高速寬帶接口的要求,高速處理器與通信的融合日趨緊密,高速處理器、可編程邏輯器件和高

隨著通信技術(shù)的飛速發(fā)展,為滿足高速數(shù)字電路和數(shù)字信號(hào)處理等對(duì)時(shí)鐘管理、信號(hào)完整性、高速寬帶接口的要求,高速處理器與通信的融合日趨緊密,高速處理器、可編程邏輯器件和高速存儲(chǔ)器成為設(shè)計(jì)的關(guān)鍵。Virtex- ⅡPro 系列FPGA 將可編程邏輯結(jié)構(gòu)和高速處理器集成在同一芯片內(nèi)部,直接的連接克服了利用總線在FPGA 和附加外部處理器之間接口的瓶頸。

Virtex-II Pro 簡(jiǎn)介

Virtex- ⅡPro 系列最大容量的FPGA 目前能提供多達(dá)5 萬個(gè)邏輯單元具有超過10 Mb 的RAM;556 個(gè)乘法單元12 個(gè)數(shù)字時(shí)鐘管理單元以及24個(gè)集成3. 125 GbPs 的Rocket IOTM 收發(fā)器最大可提供1 200 個(gè)IO 引腳, 支持CMOS、SSTL 、HSTL 、LVDS、GTL 和3. 3V PCI 信號(hào)標(biāo)準(zhǔn)。Virtex - II Pro 系列FPGA 支持多達(dá)4 個(gè)運(yùn)行頻率高達(dá)300 MHz 的PowerPC 405 處理器。PowerPC405 采用嵌入式300 MHz哈佛(Harvard) 結(jié)構(gòu)的RISC 核具有五級(jí)數(shù)據(jù)通道流水線、硬件乘除單元、32 個(gè)32 位通用寄存器、16 KB指令Cache 和16 KB 數(shù)據(jù)Cache 、1 KB~16MB 可變頁尺寸組成存儲(chǔ)器管理單元(MMU) 和專用的片內(nèi)存儲(chǔ)器接口。

PowerPC405 處理器由IBM CoreConnect 技術(shù)支持,CoreConnect 是運(yùn)行在100~133 MHz 的64 位總線,為了使系統(tǒng)設(shè)計(jì)靈活性達(dá)到最大,CoreConnect 結(jié)構(gòu)是作為軟IP 核在Virtex - ⅡPRO FPGA 中實(shí)現(xiàn)的。CoreConnect 總線結(jié)構(gòu)有2 個(gè)主要總線組成,處理器局部總線(PLB) 和片內(nèi)外設(shè)總線(OPB) 。這些總線可以用來分別連接高速和低速外設(shè)到PowerPC處理器。此外,設(shè)備控制寄存器總線對(duì)通用外設(shè)器件寄存器的進(jìn)行管理和控制。

EDK(Embedded Development Kit) 是Xilinx 公司提供的嵌入開發(fā)工具,用于在FPGA 內(nèi)部集成多種不同的IP 核,可方便地規(guī)劃、設(shè)計(jì)并生成整個(gè)片上系統(tǒng)的硬件和軟件結(jié)構(gòu)。通過編寫硬件描述文件(MHS) 來設(shè)置FPGA 內(nèi)部硬件系統(tǒng),主要包括定制嵌入處理器PowerPC405、外圍設(shè)備IP 核、設(shè)定外部存儲(chǔ)器和其他外設(shè)的地址空間、管理外圍設(shè)備的控制信號(hào)及中斷信號(hào)。EDK 的硬件生成平臺(tái)根據(jù)用戶編輯的MHS 文件生成相應(yīng)的VHD 文件,原理圖文件等,同時(shí)支持系統(tǒng)仿真。EDK工具提供了大量可供使用的IP 核, 包括SDRAM,DDRRAM,UARTController ,10/ 100 M以太網(wǎng)MAC ,總線仲裁器等,使FPGA 可方便地與其他外圍器件連接。EDK 實(shí)現(xiàn)FPGA 片內(nèi)軟、硬件設(shè)計(jì)過程如圖1 所示。

 


應(yīng)用系統(tǒng)結(jié)構(gòu)

數(shù)據(jù)糾錯(cuò)譯碼接入設(shè)備要求對(duì)同步傳輸?shù)臄?shù)據(jù)進(jìn)行幀同步、解擾、糾錯(cuò)譯碼處理并對(duì)處理后的數(shù)據(jù)進(jìn)行網(wǎng)絡(luò)接入。在以太網(wǎng)接入部分,要求對(duì)解碼后的數(shù)據(jù)進(jìn)行IP 協(xié)議封裝,然后使用數(shù)據(jù)鏈路層協(xié)議對(duì)協(xié)議包進(jìn)行以太網(wǎng)幀的封裝,最終通過網(wǎng)口接入局域網(wǎng)。

在對(duì)Virtex - II 系列FPGA 充分理解和研究的基礎(chǔ)上,根據(jù)系統(tǒng)設(shè)計(jì)需求,進(jìn)行系統(tǒng)硬件的設(shè)計(jì)。本設(shè)計(jì)采用了VII - Pro 系列的XC2VP7FG456 芯片,在芯片內(nèi)部設(shè)計(jì)嵌入了一個(gè)PowerPC405 處理器IP核。應(yīng)用系統(tǒng)由XC2VP7FG456 芯片及其上電復(fù)位電路, 系統(tǒng)時(shí)鐘電路、內(nèi)存電路、程序存儲(chǔ)電路、PROM電路、以太網(wǎng)PHY接口電路和RS - 232 接口電路、JTAG接口、LVPECL 電平接口電路組成。系統(tǒng)組成框圖如圖2 所示。

由于FPGA 可允許PowerPC 硬IP 核心分布在Virtex 結(jié)構(gòu)中的任何位置,設(shè)計(jì)時(shí)需要綜合考慮系統(tǒng)的設(shè)計(jì)要求,合理地指定FPGA 各個(gè)管腳的信號(hào)??紤]到輸入輸出標(biāo)準(zhǔn)的不同,FPGA 芯片劃分了8 個(gè)不同的Bank ,每個(gè)Bank 可支持不同的I/ O 特性。在設(shè)計(jì)過程中,盡量把同一特性的外圍芯片管腳連接到FPGA 芯片的同一Bank 的IO 管腳。同時(shí),為了方便進(jìn)行調(diào)試,可將FPGA 芯片內(nèi)部不可測(cè)內(nèi)部狀態(tài)引到空余管腳。

應(yīng)用系統(tǒng)實(shí)現(xiàn)

系統(tǒng)時(shí)鐘

參考時(shí)鐘由外部晶振產(chǎn)生,通過FPGA 芯片全局時(shí)鐘管腳接入到FPGA 內(nèi)部數(shù)字時(shí)鐘管理模塊(DCM) 和時(shí)鐘分配樹。DCM 支持超過400 MHz 的時(shí)鐘輸出,提供了一個(gè)可保證精確50/ 50 占空比的零延遲時(shí)鐘緩沖。同時(shí)提供了精確控制90 ,180 ,270 相移的能力,實(shí)現(xiàn)對(duì)時(shí)鐘信號(hào)的綜合,支持24~420 MHz間的精確頻率產(chǎn)生。在FPGA 內(nèi)部,DCM統(tǒng)一分配時(shí)鐘信號(hào),將DCM 的時(shí)鐘輸出設(shè)置為PowerPC 的系統(tǒng)時(shí)鐘,并提供給PLB ,OPB 總線仲裁器。

外部存儲(chǔ)器

PPC405 的PLB 總線支持高性能的高速存儲(chǔ)器,如DDR RAM,SDRAM 等。OPB 總線支持通用的存儲(chǔ)電路, 如EPROM, SRAM, FALSH 和外部寄存器等低速的存儲(chǔ)器。在本設(shè)計(jì)中采用了2 片MT48V8M16 高速同步SDRAM, 構(gòu)成PowerPC405處理器數(shù)據(jù)總線寬度32 位,容量為32 MB 的外部數(shù)據(jù)存儲(chǔ)區(qū)。在編輯MHS 文件時(shí), 選擇加入PLBSDRAM核,在其中配置存儲(chǔ)器地址總線和數(shù)據(jù)總線寬度,指定存儲(chǔ)區(qū)的起始地址。程序存儲(chǔ)器除選用OPB 總線外,其余設(shè)置與數(shù)據(jù)存儲(chǔ)器類似。

以太網(wǎng)接口

在FPGA 內(nèi)部集成10/ 100 MEthernet MAC 核。外接BCM5221 以太網(wǎng)物理層芯片,該芯片適用于IEEE802. 3 物理層的應(yīng)用,然后通過網(wǎng)絡(luò)變壓器后接入以太網(wǎng)。在編輯MHS 文件時(shí),選擇加入以太網(wǎng)MAC 層內(nèi)核。

RS232 接口

根據(jù)需要,在FPGA 內(nèi)部集成UART 控制器,外接RS232 電平轉(zhuǎn)換器,連接到計(jì)算機(jī)的串口,用作應(yīng)用程序的調(diào)試信息輸出。在MHS文件中可配置串口的波特率,數(shù)據(jù)位寬度,奇偶校驗(yàn)等設(shè)置。

在線可編程PROM

FPGA 是基于門陣列方式為用戶提供可編程資源的,其內(nèi)部邏輯結(jié)構(gòu)的形成是由配置數(shù)據(jù)決定的。這些配置數(shù)據(jù)通過外部控制電路或微處理器加載到FPGA 內(nèi)部的SRAM 中,由于SRAM 的易失性,每次上電時(shí),都必須對(duì)FPGA 進(jìn)行重新配置。在實(shí)際應(yīng)用時(shí),采用2 片XC18V04 PROM,用以存放FPGA 的配置數(shù)據(jù)流。通過硬件跳線將FPGA 設(shè)置為串行主模式配置方式,在FPGA 每次上電后,自動(dòng)將配置數(shù)據(jù)從PROM讀入到SRAM中,實(shí)現(xiàn)內(nèi)部結(jié)構(gòu)映射。

JTAG端口

JTAG端口用于進(jìn)行FPGA 配置信息的下載,編程PROM。在VII - Pro 中嵌入PowerPC 內(nèi)核時(shí),還可進(jìn)行應(yīng)用程序代碼的下載和調(diào)試。為方便軟件代碼的調(diào)試,除FPGA 專用配置管腳TCK,TMS ,TDO ,TDI外,還可在FPGA 芯片上指定4 個(gè)普通I/ O 管腳,內(nèi)部配置連接PowerPC 內(nèi)核的JTAG 接口, 用于PowerPC 內(nèi)核的調(diào)試,軟件代碼跟蹤調(diào)試。在這種模式下,軟件代碼可單獨(dú)下載到PowerPC 內(nèi)核進(jìn)行軟件的調(diào)試。在利用JTAG引腳配置FPGA 時(shí),需要注意:JTAG配置引腳最好接上拉電阻,在配置期間INIT 引腳要接地。[!--empirenews.page--]

結(jié)束語

本文成功使用 XC2VP7FG456 型FPGA 及其內(nèi)部的PowerPC405 嵌入處理器開發(fā)了數(shù)據(jù)處理和網(wǎng)絡(luò)接入板,經(jīng)電路測(cè)試,可實(shí)現(xiàn)傳輸速率為100 Mb/ s的同步數(shù)據(jù)接收和處理,滿足系統(tǒng)需要。Virtex - IIPro 系列FPGA 支持內(nèi)部嵌入運(yùn)行頻率高達(dá)300 MHz的PowerPC405 處理器IP 核,設(shè)計(jì)人員可以并行進(jìn)行快速的硬件和軟件開發(fā),在系統(tǒng)結(jié)構(gòu)一級(jí)利用可編程性能所提供的優(yōu)點(diǎn),從而使設(shè)計(jì)投入生產(chǎn)所需要的時(shí)間更短。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

2025年8月14日,致力于亞太地區(qū)市場(chǎng)的國(guó)際領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下詮鼎推出基于新突思(Synaptics)SL1680嵌入式處理器的AI疲勞駕駛檢測(cè)方案。

關(guān)鍵字: AI 嵌入式處理器 Type-C

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺
關(guān)閉