www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]利用CPLD實(shí)現(xiàn)數(shù)字濾波及抗干擾

1 濾波和抗干擾概述

單片機(jī)應(yīng)用系統(tǒng)的輸入信號常含有種種噪聲和干擾,它們來自被測信號源、傳感器、外界干擾源等。為了提高測量和控制精度,必須消除信號中的噪聲和干擾。噪聲有兩大類:一類為周期性的;另一類為不規(guī)則的。前者的典型代表為50Hz的工頻干擾,一般采用硬件濾波,使用積分時(shí)間等于20ms的整數(shù)倍的雙積分A/D轉(zhuǎn)換器,可有效地消除其對信號的影響。后者為隨機(jī)信號,它不是周期信號,可用數(shù)字濾波方法予以消弱或?yàn)V除。所謂數(shù)字濾波,就是通過一定的計(jì)算或判斷程序來減少干擾信號在有用信號中的比重,故實(shí)際上它是一種軟件濾波。硬件濾波具有效率高的優(yōu)點(diǎn),但要增加系統(tǒng)的投資和設(shè)備的體積,當(dāng)干擾的性質(zhì)改變時(shí)我們往往不得不重新搭接電路;軟件濾波是用程序?qū)崿F(xiàn)的,不需要增加設(shè)備,故投資少、可靠性高、穩(wěn)定性好,并且可以對頻率很低的信號實(shí)行濾波,隨著干擾的性質(zhì)改變只需修改軟件即可,具有靈活、方便、功能強(qiáng)的優(yōu)點(diǎn),但要占用系統(tǒng)資源、降低系統(tǒng)的工作效率。一個(gè)傳統(tǒng)的實(shí)際系統(tǒng),往往采用軟件和硬件相結(jié)合的濾波方法,這種結(jié)合是在兩者的優(yōu)缺點(diǎn)之間尋找一個(gè)平衡點(diǎn)。

硬件抗干擾主要采用隔離技術(shù)、雙絞線傳輸、阻抗匹配等措施抑制干擾。常用的隔離措施有采用A/D、D/A與單片機(jī)進(jìn)行隔離以及用繼電器、光電隔離器、光電隔離固態(tài)繼電器(SSR)等隔離器件對開關(guān)量進(jìn)行隔離。

軟件抗干擾主要利用干擾信號多呈毛刺狀、作用時(shí)間短等特點(diǎn)。因此,在采集某一狀態(tài)信號時(shí),可多次重復(fù)采集,直到連續(xù)兩次或多次采集結(jié)果完全一致時(shí)才視為有效。若多次采集后,信號總是變化不定,可停止采集,給出報(bào)警信號。如果狀態(tài)信號是來自各類開關(guān)型狀態(tài)傳感器,對這些信號采集不能用多次平均方法,必須完全一致才行。在滿足實(shí)時(shí)性要求的前提下,如果在各次采集狀態(tài)信號之間增加一段延時(shí),效果會(huì)更好,能對抗較寬的干擾。對于每次采集的最高次數(shù)限額和連續(xù)相同次數(shù)均可按實(shí)際情況適當(dāng)調(diào)整。對于擾亂CPU的干擾,可以采取指令冗余和軟件陷阱等抗干擾技術(shù)加以抑制。

2 利用


oo0為經(jīng)電平轉(zhuǎn)換后接近開關(guān)輸出的信號。當(dāng)oo0為低電平時(shí),說明泵1未動(dòng)作,封鎖三端與門,時(shí)鐘信號clki無法通過,計(jì)數(shù)器bcn3n不計(jì)數(shù)。同理,當(dāng)aa4為高電平時(shí),亦封鎖三端與門(至于aa4如何變化及作用下文有介紹)。故當(dāng)oo0為高、aa4為低時(shí),clki接通計(jì)數(shù)器CLK端。當(dāng)oo0和clr端任意一個(gè)為低時(shí),計(jì)數(shù)器清零。計(jì)數(shù)器bcn3n由MAX+PLUSII的文本編輯器編輯,其文本如下:

 


其輸出aa?4..0?等于計(jì)數(shù)器當(dāng)前的計(jì)數(shù)值。Aa4就是aa?4..0?的最高位?當(dāng)計(jì)數(shù)值達(dá)到10H(十六進(jìn)制)時(shí),即aa4為高電平時(shí),三端與門封鎖,計(jì)數(shù)器保持10H不變,除非有清零信號。其波形如圖2所示。

 


由波形可知,oo0為高,計(jì)數(shù)器開始計(jì)數(shù)。對于小的脈沖,計(jì)數(shù)器的最高位即aa4為低,認(rèn)為是干擾信號;只有當(dāng)aa4為"1"時(shí)才認(rèn)為oo0的脈沖信號有效,并通過aa4將時(shí)鐘脈沖阻斷,使計(jì)數(shù)器值不再增加。這樣做是為了防止由于oo0的脈沖不定寬,使aa4的電平不定,后面無法進(jìn)行處理。還應(yīng)注意的是,把oo0引入了清零信號。當(dāng)信號有較多毛刺時(shí),若oo0為低時(shí)不清零則使計(jì)數(shù)器不斷累加,積累到一定程度,使aa4為1,系統(tǒng)將認(rèn)為有一有效脈沖信號,產(chǎn)生誤動(dòng)作。

2.2 中斷申請信號產(chǎn)生

中斷申請信號由圖3電路生成。

 


圖中四個(gè)計(jì)數(shù)器的最高位接四端或門,只要有一路信號為高,或門輸出就為高,并經(jīng)過非門,輸出低電平,接于D觸發(fā)器的時(shí)鐘端。D觸發(fā)器的D端始終為高電平。D觸發(fā)器為上升沿觸發(fā)器,若輸入D為1,在時(shí)鐘脈沖的上升沿,把"1"送入觸發(fā)器,使Q="1"。只有在CLRN端的clr信號有效時(shí),D觸發(fā)器清零,Q="0"。其波形如圖4所示。

 


只要有一路信號為高,D觸發(fā)器時(shí)鐘端為低。當(dāng)所有4路都為低時(shí),時(shí)鐘端由低變高,在上升沿,Q變?yōu)?quot;1",發(fā)出中斷請求信號。

如果多路脈沖信號有重疊,例如有兩路信號發(fā)生重疊,而中斷信號只有在四路都為低時(shí)才會(huì)產(chǎn)生,因此需要對信號進(jìn)行鎖存。本設(shè)計(jì)采用D觸發(fā)器來實(shí)現(xiàn)鎖存,電路如圖5所示。

 


當(dāng)aa4為由低變高時(shí),a4變?yōu)楦唠娖?。由clr信號清零。 [!--empirenews.page--]


2.3 按鍵消抖及數(shù)據(jù)輸出

按鍵的消抖也通過計(jì)數(shù)器來實(shí)現(xiàn),電路原理圖如圖6所示。

 


按鍵未按下時(shí)為高電平,封鎖時(shí)鐘信號。按鍵按下時(shí),計(jì)數(shù)器開始計(jì)數(shù)。當(dāng)計(jì)數(shù)器輸出最高位為"1"時(shí),亦封鎖時(shí)鐘信號,防止按鍵時(shí)間不定使需要的k14信號不定。當(dāng)按鍵信號為高電平時(shí),對計(jì)數(shù)器清零,防止計(jì)數(shù)器累加干擾信號而造成誤動(dòng)作。波形如圖7所示。
歡迎轉(zhuǎn)載,本文來自電子發(fā)燒友網(wǎng)(www.elecfans.com)
 


泵沖和按鍵經(jīng)處理后的信號a4、b4、c4、d4、k04、k14、k24、k34,經(jīng)74373掛于數(shù)據(jù)總線,如圖8所示。74373使能信號由圖9電路產(chǎn)生。

 


它采用文本編輯,具體如下:

 


若單片機(jī)發(fā)出讀81XXH地址中數(shù)的信號,則選通此373,讀出其數(shù)。

以上介紹了采用CPLD實(shí)現(xiàn)數(shù)字濾波抗干擾。該設(shè)計(jì)已在產(chǎn)品開發(fā)中成功應(yīng)用,效果良好,達(dá)到了預(yù)期的目的。前面我們已經(jīng)提到,一個(gè)傳統(tǒng)的設(shè)計(jì),往往在軟件濾波和硬件濾波兩者的優(yōu)缺點(diǎn)之間尋找一個(gè)平衡點(diǎn)。用我們通常的成語來講,這樣做可以說是揚(yáng)長避短或取長補(bǔ)短。一直以來,我們都把這兩個(gè)成語看成是褒義的,不過細(xì)細(xì)品味一下其中的韻味似乎并不完全是好的代表:發(fā)揚(yáng)長處固然值得稱道,但回避短處未必是解決問題的最佳途徑,畢竟回避并不能解決問題的本質(zhì),哪怕是取其長處來彌補(bǔ)短處,也不是長遠(yuǎn)出路。應(yīng)該直接去克服掉短處為佳。采用CPLD則可將軟硬件濾波的優(yōu)點(diǎn)兼而有之,同時(shí)將它們的缺點(diǎn)摒棄,從而達(dá)到揚(yáng)長去短的目的。用CPLD實(shí)現(xiàn)濾波只占用較少的資源,故可用其實(shí)現(xiàn)其它數(shù)字電路,同時(shí)實(shí)現(xiàn)濾波。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:基于DSP和CPLD設(shè)計(jì)了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機(jī)控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點(diǎn)之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機(jī)控制網(wǎng)絡(luò) 1553B總線 CPLD

本文中,小編將對無線模塊予以介紹,如果你想對無線模塊的詳細(xì)情況有所認(rèn)識(shí),或者想要增進(jìn)對無線模塊的了解程度,不妨請看以下內(nèi)容哦。

關(guān)鍵字: 無線模塊 抗干擾 頻段

本文中,小編將對數(shù)字信號處理器抗干擾措施及其帶寬、算法予以介紹,如果你想對數(shù)字信號處理器的詳細(xì)情況有所認(rèn)識(shí),或者想要增進(jìn)對它的了解程度,不妨請看以下內(nèi)容哦。

關(guān)鍵字: 數(shù)字信號處理器 處理器 抗干擾

預(yù)處理階段測試設(shè)備狀態(tài);向DMA控制器的設(shè)備地址寄存器中送入設(shè)備號,并啟動(dòng)設(shè)備;向主存地址計(jì)數(shù)器中送入欲交換數(shù)據(jù)的主存起始地址;向字計(jì)數(shù)器中送入欲交換的數(shù)據(jù)個(gè)數(shù) 。

關(guān)鍵字: DMA 預(yù)處理 計(jì)數(shù)器

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

A/D轉(zhuǎn)換的基本原理在一系列選定的瞬間對模擬信號進(jìn)行取樣,然后再將這些取樣值轉(zhuǎn)換成輸出的數(shù)字量,并按一定的編碼形式給出轉(zhuǎn)換結(jié)果。整個(gè)A/D轉(zhuǎn)換過程大致可分為取樣、量化、編碼三個(gè)過程。取樣-保持電路取樣-保持電路的基本形式...

關(guān)鍵字: 轉(zhuǎn)換器 A/D A/D轉(zhuǎn)換器 計(jì)數(shù)器

來源:射頻百花譚規(guī)范很重要工作過的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對于大的設(shè)計(jì)(無論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫的...

關(guān)鍵字: VERILOG 時(shí)鐘 計(jì)數(shù)器 仿真驗(yàn)證

時(shí)序邏輯電路其任一時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,而且還與過去各時(shí)刻的輸入有關(guān)。常見的時(shí)序邏輯電路有觸發(fā)器、計(jì)數(shù)器、寄存器等。

關(guān)鍵字: 時(shí)序邏輯電路 寄存器 計(jì)數(shù)器

在制造工業(yè)中存在大量的開關(guān)量為主的開環(huán)的順序控制,它按照邏輯條件進(jìn)行順序動(dòng)作號按照時(shí)序動(dòng)作;另外還有與順序、時(shí)序無關(guān)的按照邏輯關(guān)系進(jìn)行連鎖保護(hù)動(dòng)作的控制;以及大量的開關(guān)量、脈沖量、計(jì)時(shí)、計(jì)數(shù)器、模擬量的越限報(bào)警等狀態(tài)量為...

關(guān)鍵字: PLC 計(jì)數(shù)器 脈沖量

摘 要:基于CC2530構(gòu)成的系統(tǒng)可以進(jìn)行可靠的短距離無線數(shù)據(jù)傳輸。CC2530內(nèi)部集成了符合IEEE 802.15.4協(xié)議的2.4 GHz無線數(shù)據(jù)收發(fā)器,通過設(shè)置無線數(shù)據(jù)收發(fā)器相關(guān)寄存器的參數(shù),能夠靈活實(shí)現(xiàn)IEEE 8...

關(guān)鍵字: 無線通信 CC2530 抗干擾 數(shù)據(jù)傳輸

嵌入式教程

6897 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉