21ic訊 Analog Devices, Inc. (ADI),最近推出一款高集成度、低功耗、在全球 2.4 GHz ISM(工業(yè)、科研和醫(yī)療)頻段工作的 RF 收發(fā)器 ADF7241。作為 ADI 公司 RF IC 產(chǎn)品大家族的最新成員,這款 RF 收發(fā)器的設(shè)計(jì)注重靈
摘 要:為克服傳統(tǒng)指南針精度低,應(yīng)用領(lǐng)域窄的缺點(diǎn)。利用HMC1052 磁阻傳感器將地磁信號(hào)轉(zhuǎn)換為電壓輸出, INA332儀表運(yùn)放,AMS1117 直流穩(wěn)壓芯片及REF3212 參考電壓源作為信號(hào)調(diào)理和供電單元,由MSP430F147 單片機(jī)及其自帶
摘 要:經(jīng)典多級(jí)結(jié)構(gòu)的數(shù)字抽取濾波器占用系統(tǒng)大量的功耗與面積資源,文章設(shè)計(jì)的改進(jìn)型64倍降采樣數(shù)字抽取濾波器采用由級(jí)聯(lián)積分梳狀濾波器、補(bǔ)償FIR 濾波器和半帶濾波器組成,在保持∑- Δ ADC 轉(zhuǎn)換精度的約
英特爾在全球行動(dòng)通訊大會(huì)(MWC)宣布多項(xiàng)行動(dòng)方案,及支援智慧型多重通訊架構(gòu)策略,包括針對(duì)智慧型手機(jī)及平板電腦市場(chǎng),開(kāi)始供應(yīng)以Atom為處理器核心的32奈米Medfield晶片樣本。另外,英特爾日前完成合并英飛凌無(wú)線(xiàn)晶片
摘 要:研究了門(mén)控時(shí)鐘技術(shù)在130 nm工藝、基于高閾值標(biāo)準(zhǔn)單元庫(kù)下的低功耗物理實(shí)現(xiàn)方法。詳細(xì)闡述了多級(jí)門(mén)控時(shí)鐘技術(shù)的作用機(jī)制和參數(shù)的設(shè)置方法,給出了基于門(mén)控時(shí)鐘的后端實(shí)現(xiàn)流程,著重分析了插入門(mén)控時(shí)鐘對(duì)時(shí)鐘
1.概述 近年來(lái),以電池作為電源的電子產(chǎn)品得到廣泛使用,設(shè)計(jì)師迫切要求采用低電壓的模擬電路來(lái)降低功耗。低電壓、低功耗、低噪聲的模擬電路設(shè)計(jì)技術(shù)正成為研究的熱點(diǎn)。從節(jié)約能源角度考慮,低的功率消耗不僅是
1 數(shù)字前端 該低功耗數(shù)字接收機(jī)主要是針對(duì)語(yǔ)音信號(hào)的,要處理的信號(hào)都是窄帶的。對(duì)數(shù)字前端中的混頻器送出的模擬窄帶中頻信號(hào)進(jìn)行采樣,產(chǎn)生數(shù)字窄帶中頻信號(hào)。對(duì)該信號(hào)進(jìn)行解調(diào)之前,先將頻譜搬至零中頻處,再進(jìn)
通過(guò)對(duì)現(xiàn)有編碼算法的改進(jìn),提出一種新的編碼算法,它降低功耗的方法是通過(guò)減少部分積的數(shù)量來(lái)實(shí)現(xiàn)的。因?yàn)槌朔ㄆ鞯倪\(yùn)算主要是部分積的相加,因此,減少部分積的數(shù)量可以降低乘法器中加法器的數(shù)量,從而實(shí)現(xiàn)功耗的減低。在部分積的累加過(guò)程中.又對(duì)用到的傳統(tǒng)全加器和半加器進(jìn)行了必要的改進(jìn),避免了CMOS輸入信號(hào)不必要的翻轉(zhuǎn),從而降低了乘法器的動(dòng)態(tài)功耗。通過(guò)在Altera公司的FPGA芯片EP2CTOF896C中進(jìn)行功耗測(cè)試,給出了測(cè)試結(jié)果,并與現(xiàn)有的兩種編碼算法進(jìn)行了比較。功耗分別降低3.5%和8.4%。
該低功耗數(shù)字接收機(jī)主要是針對(duì)語(yǔ)音信號(hào)的,要處理的信號(hào)都是窄帶的。對(duì)數(shù)字前端中的混頻器送出的模擬窄帶中頻信號(hào)進(jìn)行采樣,產(chǎn)生數(shù)字窄帶中頻信號(hào)。
通過(guò)對(duì)現(xiàn)有編碼算法的改進(jìn),提出一種新的編碼算法,它降低功耗的方法是通過(guò)減少部分積的數(shù)量來(lái)實(shí)現(xiàn)的。因?yàn)槌朔ㄆ鞯倪\(yùn)算主要是部分積的相加,因此,減少部分積的數(shù)量可以降低乘法器中加法器的數(shù)量,從而實(shí)現(xiàn)功耗的減低。在部分積的累加過(guò)程中.又對(duì)用到的傳統(tǒng)全加器和半加器進(jìn)行了必要的改進(jìn),避免了CMOS輸入信號(hào)不必要的翻轉(zhuǎn),從而降低了乘法器的動(dòng)態(tài)功耗。通過(guò)在Altera公司的FPGA芯片EP2CTOF896C中進(jìn)行功耗測(cè)試,給出了測(cè)試結(jié)果,并與現(xiàn)有的兩種編碼算法進(jìn)行了比較。功耗分別降低3.5%和8.4%。
上周舉行的Common Platform 2011技術(shù)大會(huì)上,IBM領(lǐng)銜的通用技術(shù)聯(lián)盟各自介紹了其半導(dǎo)體制造工藝的最新進(jìn)展,藍(lán)色巨人自己更是拿出了全世界第一塊采用20nm工藝的晶圓。 全世界第一塊20nm晶圓 據(jù)介紹,這塊晶
微捷碼(Magma®)設(shè)計(jì)自動(dòng)化有限公司日前宣布,一款經(jīng)過(guò)驗(yàn)證的支持Common Platform™聯(lián)盟32/28納米低功耗工藝技術(shù)的層次化RTL-to-GDSII參考流程正式面市。這款參考流程利用了Talus® IC實(shí)現(xiàn)系統(tǒng)獨(dú)特的功
Analog Devices, Inc. (ADI),全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最近推出兩款業(yè)界最小、最薄的低功耗發(fā)送器 ADV7525 和 ADV7526,兩款器件均支持HDMI®(高清多媒體接口)1.4版規(guī)范,可實(shí)現(xiàn) 3D 顯示分辨率
展訊通信有限公司 (Spreadtrum Communications, Inc., 以下簡(jiǎn)稱(chēng)“展訊”),作為中國(guó)領(lǐng)先的 2G 和 3G 無(wú)線(xiàn)通信終端的核心芯片供應(yīng)商之一,日前攜手中國(guó)半導(dǎo)體行業(yè)協(xié)會(huì)、青島海信通信有限公司、華為終端有限公司、沈陽(yáng)