隨著網(wǎng)絡(luò)的迅速發(fā)展,信息安全越來(lái)越重要,信息認(rèn)證是驗(yàn)證收到信息來(lái)源和內(nèi)容的基本技術(shù)。常用的信息驗(yàn)證碼是使用單向散列函數(shù)生成驗(yàn)證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標(biāo)準(zhǔn)中。在設(shè)計(jì)中使用FPGA高速實(shí)現(xiàn)SHA-1認(rèn)證算法,以PCI卡形式處理認(rèn)證服務(wù)。
當(dāng)我們使用瀏覽器在Internet這個(gè)高速公路縱橫馳騁時(shí),需要用到諸如http、FTP之類(lèi)的傳輸控制協(xié)議來(lái)準(zhǔn)確尋找資源,獲取文件,這類(lèi)傳輸控制協(xié)議就好象是公路上的交通標(biāo)志一樣,如果你不了解它,將無(wú)法到達(dá)你希望去的地方。下面筆者就來(lái)說(shuō)說(shuō)這方面的問(wèn)題,希望能給初次沖浪的朋友帶來(lái)一些方便。
經(jīng)過(guò)20多年的努力后,在工藝技術(shù)進(jìn)步和市場(chǎng)需求的推動(dòng)下,“大器晚成”的FPGA終于從外圍邏輯應(yīng)用進(jìn)入到信號(hào)處理系統(tǒng)核心。在多個(gè)應(yīng)用場(chǎng)合擊敗ASIC后,現(xiàn)在FPGA廠商又開(kāi)始將目光瞄向了一向是親密戰(zhàn)友的DSP陣營(yíng)。
視頻、影像和電信市場(chǎng)的標(biāo)準(zhǔn)推動(dòng)了異構(gòu)可重配置DSP硬件平臺(tái)的使用。在本文中這些平臺(tái)包括DSP處理器和FPGA,它們提供的現(xiàn)成硬件解決方案可以解決視頻、影像和電信設(shè)計(jì)中的重大難題,同時(shí)又不失差異化設(shè)計(jì)所需的足夠的可定制性。
數(shù)字信號(hào)處理器具有高效的數(shù)值運(yùn)算能力,并能提供良好的開(kāi)發(fā)環(huán)境,而可編程邏輯器件具有高度靈活的可配置性。本文描述了通過(guò)采用TMS320C32浮點(diǎn)DSP和可編程邏輯器件(FPGA)的組合運(yùn)用來(lái)構(gòu)成高速高精運(yùn)動(dòng)控制器, 該系統(tǒng)通過(guò)B樣條插值算法對(duì)運(yùn)動(dòng)曲線進(jìn)行平滑處理以及運(yùn)用離散PID算法對(duì)運(yùn)動(dòng)過(guò)程加以控制。
MediaWrap 是一個(gè)很小的 Firefox 擴(kuò)展。它能夠?qū)?ActiveX 控件方式的網(wǎng)頁(yè)內(nèi)嵌媒體轉(zhuǎn)換成 Firefox 能夠支持的 Plugin 方式,從而使 Firefox 也能夠象 IE 一樣正常播放 Wmplayer、Rmplayer、QtPlayer 和 FlashPlayer 格式的媒體文件。
目前國(guó)內(nèi)急需一種能夠?qū)﹄娀鸸て返陌l(fā)火過(guò)程進(jìn)行實(shí)時(shí)無(wú)損耗監(jiān)測(cè)的方法和手段,并根據(jù)監(jiān)測(cè)結(jié)果對(duì)火工品的可靠性進(jìn)行準(zhǔn)確的判決和認(rèn)證,解決科研和生產(chǎn)過(guò)程中的具體問(wèn)題。本系統(tǒng)采用感應(yīng)式線圈作為非接觸式啟爆電流的啟爆裝置,并采用高速A/D、FPGA、DSP等先進(jìn)的集成電路實(shí)現(xiàn)了電火工品的無(wú)損耗檢測(cè)。其主要目的是:第一,解決電火工品可靠性試驗(yàn)中微秒級(jí)瞬態(tài)信號(hào)的檢測(cè)、處理和存儲(chǔ)技術(shù);第二,為可靠性試驗(yàn)提供一種在線的無(wú)損耗實(shí)時(shí)檢測(cè)系統(tǒng),以便對(duì)電火工品的發(fā)火全過(guò)程進(jìn)行監(jiān)測(cè);第三,為電火工品的發(fā)火可靠性認(rèn)證和評(píng)估提供真實(shí)的評(píng)價(jià)依
介紹了利用現(xiàn)場(chǎng)可編程邏輯門(mén)陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC進(jìn)行直接數(shù)字頻率合成的VHDL源程序。
信號(hào)處理是連接現(xiàn)實(shí)世界和數(shù)字運(yùn)算世界的橋梁。隨著用數(shù)字信號(hào)處理實(shí)現(xiàn)的算法變得日益復(fù)雜,對(duì)這些算法的性能要求呈指數(shù)上升。針對(duì)成本敏感的大批量設(shè)備,比如蜂窩電話、機(jī)頂盒和電腦圖形卡等,這一要求正在大力推動(dòng)非常特殊的特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品(ASSP)的開(kāi)發(fā)。然而對(duì)許多其它設(shè)備來(lái)說(shuō),實(shí)現(xiàn)高性能數(shù)字信號(hào)處理的唯一選擇是通用數(shù)字信號(hào)處理器(DSP)以及最新的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)。
介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點(diǎn),給出了用ACEX 1K系列器件EP1K10TC144-1實(shí)現(xiàn)數(shù)字頻率合成器的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)和仿真結(jié)果。
在實(shí)際的測(cè)量測(cè)試系統(tǒng)中,用戶有時(shí)希望能夠?qū)崟r(shí)顯示數(shù)據(jù),而有時(shí)又希望動(dòng)態(tài)的測(cè)試數(shù)據(jù)能夠存人數(shù)據(jù)庫(kù),以備后續(xù)分析和處理。本文為用戶設(shè)計(jì)的電機(jī)轉(zhuǎn)子振動(dòng)特性參數(shù)測(cè)試系統(tǒng)中,采用基于LabVIEW和PCI的虛擬儀器測(cè)試系統(tǒng),通過(guò)控制轉(zhuǎn)子振動(dòng)模擬調(diào)速器-調(diào)理器對(duì)撓性轉(zhuǎn)子軸系的強(qiáng)迫振動(dòng)和自激振動(dòng)的特性參數(shù)進(jìn)行采集和處理。
CPLD為設(shè)計(jì)任務(wù)從最簡(jiǎn)單的PAL綜合設(shè)計(jì)到先進(jìn)的實(shí)時(shí)硬件現(xiàn)場(chǎng)升級(jí)提供了全套的解決方法。本文討論如何使用Xilinx公司的CPLD器件XC9500LV實(shí)現(xiàn)PLX9054的局部總線 (local bus)和DSP的HPI口之間的實(shí)時(shí)通信。采用這種設(shè)計(jì)可以以單字或DMA方式完成主機(jī)與DSP之間的高速數(shù)據(jù)傳輸,傳輸速率達(dá)到16Mb/s。可以應(yīng)用于實(shí)時(shí)的圖形、圖像及動(dòng)畫(huà)處理場(chǎng)合。
提出了基于歐氏算法和頻譜分析相結(jié)合的RS碼硬件編譯碼方法;利用FPGA芯片實(shí)現(xiàn)了GF(2 8)上最高速率為50Mbps、最大延時(shí)為640ns的流式譯碼方案,滿足了高速率的RS編譯碼需求。
Virtex-5 LXT 平臺(tái)為創(chuàng)建占位空間更小的系統(tǒng)級(jí)多端口1Gbps 和10Gbps TCP卸載引擎 (TOE) 奠定基礎(chǔ)
電子產(chǎn)品中數(shù)字信號(hào)處理(DSP)芯片的使用率正急劇增加?,F(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)可支持?jǐn)?shù)百萬(wàn)個(gè)門(mén),并以DSP為中心,這種特性使其性能比標(biāo)準(zhǔn)的DSP芯片有了大幅提升。此外,F(xiàn)PGA還可進(jìn)行中小型批量生產(chǎn),能支持非常強(qiáng)大的原型設(shè)計(jì)與驗(yàn)證技術(shù),以實(shí)現(xiàn)DSP算法的實(shí)時(shí)仿真。但為FPGA和ASIC創(chuàng)建可移植性算法IP也面臨著諸多挑戰(zhàn)與要求。
隨著數(shù)字融合的進(jìn)一步發(fā)展,系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)需要更大的靈活性,以解決將完全不同的標(biāo)準(zhǔn)和要求集成為同類(lèi)產(chǎn)品時(shí)引發(fā)的諸多問(wèn)題。本文介紹FPGA在視頻處理中的應(yīng)用,與ASSP和芯片組解決方案相比,F(xiàn)PGA可根據(jù)當(dāng)前(中國(guó))設(shè)計(jì)工程師的實(shí)際需求提供不同層次的靈活性,并保持明顯優(yōu)于傳統(tǒng)DSP的性能。
介紹了以圖形化編程語(yǔ)言LabVIEW為應(yīng)用程序開(kāi)發(fā)平臺(tái)的USB數(shù)據(jù)采集處理系統(tǒng)的設(shè)計(jì),并給出了LabVIEW對(duì)外部動(dòng)態(tài)鏈接庫(kù)的調(diào)用方法以及USB驅(qū)動(dòng)程序的設(shè)計(jì)方法。
介紹由美國(guó)TI公司的數(shù)字信號(hào)處理器TMS320LF2407A和SGS公司的步進(jìn)電機(jī)驅(qū)動(dòng)芯片PBL3717A構(gòu)成的兩相混合式步進(jìn)電機(jī)的控制系統(tǒng)。步進(jìn)電機(jī)是數(shù)字控制系統(tǒng)中的一種重要執(zhí)行元件,廣泛應(yīng)用于各種控制系統(tǒng)中。它是一種將電脈沖信號(hào)轉(zhuǎn)換為位移或轉(zhuǎn)速的控制電機(jī),輸入一個(gè)脈沖信號(hào),電機(jī)就轉(zhuǎn)動(dòng)一個(gè)角度或前進(jìn)一步。
在當(dāng)前信息化、數(shù)字化進(jìn)程中,信號(hào)作為信息的傳輸和處理對(duì)象,逐漸由模擬信號(hào)變成數(shù)字信號(hào)。信息化的基礎(chǔ)是數(shù)字化,而數(shù)字化的核心技術(shù)之一就是數(shù)字信號(hào)處理。數(shù)字信號(hào)處理技術(shù)已成為人們?nèi)找骊P(guān)注的并得到迅速發(fā)展的前沿技術(shù)。DSP作為一種特別適合于進(jìn)行數(shù)字信號(hào)處理運(yùn)算的微處理器,憑借其獨(dú)特的硬件結(jié)構(gòu)和出色的數(shù)字信號(hào)處理能力,廣泛應(yīng)用于通訊、語(yǔ)言識(shí)別、圖像處理、自動(dòng)控制等領(lǐng)域。
語(yǔ)音識(shí)別片上系統(tǒng)可以實(shí)現(xiàn)簡(jiǎn)單的人機(jī)交互和語(yǔ)音控制,在家電、玩具及各種人機(jī)交互系統(tǒng)中有著廣泛的應(yīng)用前景。本文結(jié)合漢語(yǔ)語(yǔ)音特點(diǎn),在TMS320VC5507芯片上實(shí)現(xiàn)了高性能特定人與非特定人中小詞匯量孤立詞識(shí)別系統(tǒng)。采用基于循環(huán)緩沖區(qū)的端點(diǎn)檢測(cè)算法,雙緩沖區(qū)的傳輸方式用于語(yǔ)音錄制和回放,分別采用降低特征維數(shù)的DTW算法和基于連續(xù)隱含馬爾可夫模型(CDHMM)的多級(jí)搜索算法作為核心識(shí)別算法,并給出實(shí)驗(yàn)結(jié)果。