加利福尼亞州 坎貝爾,2024年10月15日(GLOBE NEWSWIRE)- 致力于加速系統(tǒng)級(jí)芯片(SoC)創(chuàng)建的領(lǐng)先的系統(tǒng)IP提供商Arteris, Inc.(納斯達(dá)克股票代碼: AIP),今日宣布其片上網(wǎng)絡(luò)(NoC)IP產(chǎn)品實(shí)現(xiàn)創(chuàng)新演進(jìn),使該產(chǎn)品具有了瓦格化(tiling)功能和擴(kuò)展的網(wǎng)狀拓?fù)渲С?,可加快系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)中人工智能(AI)和機(jī)器學(xué)習(xí)(ML)計(jì)算的開發(fā)速度。新功能使設(shè)計(jì)團(tuán)隊(duì)能夠?qū)⒂?jì)算性能提升 10 倍以上,同時(shí)滿足項(xiàng)目進(jìn)度以及功耗、性能和面積(PPA)目標(biāo)。
加利福尼亞州 坎貝爾 – 2024 年 3月 13 日 – Arteris, Inc.(納斯達(dá)克股票代碼:AIP)是一家領(lǐng)先的系統(tǒng) IP 供應(yīng)商,致力于加速片上系統(tǒng)(SoC)創(chuàng)建。Arteris今天宣布立即推出最新版本 Ncore 緩存一致性片上網(wǎng)絡(luò)(NoC)IP。Ncore 可確保將硬件加速器低延遲集成到一個(gè)一致性域中,從而實(shí)現(xiàn)復(fù)雜 SoC 設(shè)計(jì)中尖端應(yīng)用所需的速度和效率。與手動(dòng)生成的互連解決方案相比,部署 Ncore 可以為 SoC 設(shè)計(jì)團(tuán)隊(duì)的每個(gè)項(xiàng)目節(jié)省 50 年以上的工程工作。
隨著大模型、高性能計(jì)算、量化交易和自動(dòng)駕駛等大數(shù)據(jù)量和低延遲計(jì)算場(chǎng)景不斷涌現(xiàn),加速數(shù)據(jù)處理的需求日益增長(zhǎng),對(duì)計(jì)算器件和硬件平臺(tái)提出的要求也越來(lái)越高。發(fā)揮核心器件內(nèi)部每一個(gè)計(jì)算單元的作用,以更大帶寬連接內(nèi)外部存儲(chǔ)和周邊計(jì)算以及網(wǎng)絡(luò)資源,已經(jīng)成為智能化技術(shù)的一個(gè)重要趨勢(shì)。這使得片上網(wǎng)絡(luò)(Network-on-Chip)這項(xiàng)已被提及多年,但工程上卻不容易實(shí)現(xiàn)的技術(shù)再次受到關(guān)注。
Achronix 最新基于臺(tái)積電(TSMC)的7nm FinFET工藝的Speedster7t FPGA器件包含了革命性的新型二維片上網(wǎng)絡(luò)(2D NoC)。2D NoC如同在FPGA可編程邏輯結(jié)構(gòu)上運(yùn)行的高速公路網(wǎng)絡(luò)一樣,為FPGA外部高速接口和內(nèi)部可編程邏輯的數(shù)據(jù)傳輸提供了超高帶寬。
片上網(wǎng)絡(luò) (NoC) 互連 IP 產(chǎn)品加速汽車智能座艙、中央網(wǎng)關(guān)、自動(dòng)駕駛片上系統(tǒng) (SoC) 開發(fā)
Speedster 7t FPGA上的二維片上網(wǎng)絡(luò)(2D NoC)支持高帶寬數(shù)據(jù)加速應(yīng)用
近日,F(xiàn)PGA領(lǐng)域巨頭賽靈思在高層人事上發(fā)生重大改變,Victor Peng先生成為了其歷史上的第四位CEO,賽靈思特地在北京召開了新CEO媒體見面會(huì)。本以為只是一場(chǎng)簡(jiǎn)單的公告會(huì),但沒想到賽靈思其實(shí)埋了一個(gè)重磅炸彈&mdas