最近斯坦福大學(xué)研制出了首個三維碳納米管結(jié)構(gòu)電路,這項成果可能標志著科學(xué)家在研制納米管計算機方面又取得了一項重要的進展,納米管計算機相比現(xiàn)有的硅半導(dǎo)體計算機在運算速度和省電性能方面擁有較大的優(yōu)勢。盡管納
本文闡述了CAN現(xiàn)場總線、總線接口技術(shù)、時間信息提取電路結(jié)構(gòu)、信息無線發(fā)送結(jié)構(gòu)等原理,及如何利用CAN現(xiàn)場總線技術(shù)實現(xiàn)時間信息共享技術(shù)。
O 引 言 隨著微電子工藝進入45 nm技術(shù)節(jié)點,基于傳統(tǒng)浮柵MOSFET結(jié)構(gòu)的FLASH存儲器將遇到極為嚴重的挑戰(zhàn),相鄰存儲器件單元之間的交叉串擾(Cross—Talk)變得顯著而無法忽略。對此學(xué)術(shù)界和工業(yè)界主要從阻變型非易
O 引 言 隨著微電子工藝進入45 nm技術(shù)節(jié)點,基于傳統(tǒng)浮柵MOSFET結(jié)構(gòu)的FLASH存儲器將遇到極為嚴重的挑戰(zhàn),相鄰存儲器件單元之間的交叉串擾(Cross—Talk)變得顯著而無法忽略。對此學(xué)術(shù)界和工業(yè)界主要從阻變型非易
從知識平臺角度重新認識集成電路
本文針對 CPLD的核心可編程結(jié)構(gòu):P-Term和可編程互連線,采用2.5V、0.25μmCMOS工藝設(shè)計了功能相近的基于SRAM編程技術(shù)的可重構(gòu)電路結(jié)構(gòu)。
對幾種常見的中高壓變頻器進行了分析比較,對不同電路結(jié)構(gòu)的中高壓變頻器的可靠性、冗余設(shè)計、諧波含量及du/dt等指標進行了深入的討論,并對中高壓變頻器的選型原則提出了一些看法。