摘 要:隨工藝的演進,集成電路發(fā)展已經(jīng)進入超深亞微米階段,芯片的成本、,性能、功耗、信號完整性等問題將成 為制約SOC芯片設(shè)計的關(guān)鍵問題。文章基于65GP工藝的實際項目模塊級物理設(shè)計,在現(xiàn)超深亞微米下,對芯片的低功耗、 congestion,信號完整,性等后端物理設(shè)計等關(guān)鍵問題進行了細(xì)致研究,并提出了一些新方法和新思想,從而提高了signoff的交 付質(zhì)量,完成了tapeout要求。
JasperGold形式驗證平臺新應(yīng)用Superlint和Clock Domain Crossing助邏輯設(shè)計人員將IP開發(fā)時間縮短四周楷登電子(美國Cadence公司)今日正式發(fā)布JasperGold® 形式驗證平臺擴展版,引入高級形式化驗證技術(shù)的JasperGol