為了提高靈活性,數(shù)據(jù)采集板應(yīng)適合不同的輸入電壓范圍,利用同一采集電路處理低幅度信號(hào)時(shí)往往需要增加幾位分辨率,從而提高了系統(tǒng)成本。利用本應(yīng)用筆記給出的簡(jiǎn)單電路,可
高采樣速率模數(shù)轉(zhuǎn)換器(ADC)通常用在現(xiàn)代無線接收器設(shè)計(jì)中,以中頻(IF)采樣速率采集復(fù)數(shù)調(diào)制的信號(hào)。這類設(shè)計(jì)通常都選用基于CMOS開關(guān)電容的ADC,因?yàn)樗鼈兊牡统杀竞偷凸?/p>
在當(dāng)今的混合信號(hào)系統(tǒng)世界里,許多應(yīng)用都需要測(cè)量和處理大量的模擬信號(hào),包括但不限于電壓、電流、溫度、壓力、加速度、pH值、流量和ECG等。相關(guān)應(yīng)用領(lǐng)域包括可控環(huán)境下的實(shí)
在當(dāng)今的模數(shù)轉(zhuǎn)換器(ADC)領(lǐng)域,ADC制造商主要采用三類數(shù)字輸出。這三種輸出分別是:互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)、低壓差分信號(hào)(LVDS)和電流模式邏輯(CML)。每類輸出
多種ADC的分析比較 A/D轉(zhuǎn)換技術(shù) 現(xiàn)在的軟件無線電、數(shù)字圖像采集都需要有高速的A/D采樣保證有效性和精度,一般的測(cè)控系統(tǒng)也希望在精度上有所突破,人類數(shù)字化的浪潮推
連接/參考器件AD7176-2 24位、250 kSPS Σ-Δ型ADC,建立時(shí)間20 μsAD8475 精密、可選增益、全差分漏斗放大器ADR445 5 V超低噪聲LDO XFET基準(zhǔn)電壓源 評(píng)估和設(shè)
引言傳統(tǒng)的窄帶無線接收機(jī),DVGA+抗混疊濾波器+ADC 鏈路的設(shè)計(jì)中,我們默認(rèn)ADC 為高阻態(tài),在仿真抗混疊濾波器的時(shí)候忽略ADC 內(nèi)阻帶來的影響。但隨著無線技術(shù)的日新月異,所
將具有信號(hào)處理功能的FPGA與現(xiàn)實(shí)世界相連接,需要使用模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器(DAC) 一旦執(zhí)行特定任務(wù),F(xiàn)PGA系統(tǒng)必須與現(xiàn)實(shí)世界相連接,而所有工程師都知道現(xiàn)實(shí)世界是
引言在一些應(yīng)用中,需要對(duì)高動(dòng)態(tài)范圍的信號(hào)進(jìn)行數(shù)字化。一種常見的數(shù)字化方法是在模數(shù)轉(zhuǎn)換器(ADC)前面添加一個(gè)外部可編程增益放大器(PGA)。只有一少部分微控制器擁有內(nèi)
電路功能與優(yōu)勢(shì) 圖1所示電路是14位、125 MSPS四通道ADC系統(tǒng)的簡(jiǎn)化圖,該電路使用后端數(shù)字求和將信噪比(SNR)從單通道ADC的74 dBFS提升到四通道ADC的78.5 dBFS.這項(xiàng)技術(shù)
3、Giga ADC雜散的分析 ADC應(yīng)用中,輸出的雜散信號(hào)決定了ADC的動(dòng)態(tài)范圍。在傳統(tǒng)的流水線ADC中,起決定作用的主要是諧波雜散,即輸入信號(hào)的二次、三次或更高次諧波混疊進(jìn)
摘要 Giga ADC是TI推出的采樣率大于1GHz的數(shù)據(jù)轉(zhuǎn)換產(chǎn)品系列,主要應(yīng)用于微波通信、衛(wèi)星通信以及儀器儀表。本文介紹了Giga ADC的主要架構(gòu)以及ADC輸出雜散的成因分析,以及
逐次逼近、模數(shù)轉(zhuǎn)換器 (SAR-ADC) 很簡(jiǎn)單直接,用戶將模擬電壓接在輸入端上 (AINP, AINN, REF),會(huì)看到一個(gè)輸出數(shù)字代碼,這個(gè)代碼表示相對(duì)于基準(zhǔn)的模擬輸入電壓。 此時(shí),用
低帶寬、高分辨率ADC的有效位數(shù)計(jì)算方法因公司而異,而器件的有效位數(shù)受噪聲限制。有些公司規(guī)定使用有效分辨率來表示有效位數(shù),ADI則規(guī)定使用峰峰值分辨率。峰峰值分辨率是
您有沒有想過Σ-Δ模數(shù)轉(zhuǎn)換器(ADC)如何才能在不同帶寬下獲得如此高的分辨率?秘訣就在于數(shù)字濾波器。Σ-Δ ADC之所以與其他類型的數(shù)據(jù)轉(zhuǎn)換器不同,是
ADI專利的容性可編程增益放大器(PGA)相比傳統(tǒng)的阻性PGA具有更佳的性能,包括針對(duì)模擬輸入信號(hào)的更高共模電壓抑制能力。本文描述了斬波容性放大器的工作原理,強(qiáng)調(diào)了需要放大
對(duì)于挑選高速數(shù)據(jù)轉(zhuǎn)換器的設(shè)計(jì)者而言,功耗是最重要的系統(tǒng)設(shè)計(jì)參數(shù)。無論是需要較長(zhǎng)電池壽命的便攜設(shè)計(jì),還是消耗熱能較少的小型產(chǎn)品,功耗都很關(guān)鍵。系統(tǒng)設(shè)計(jì)者過去都采用
ADC的一個(gè)重要趨勢(shì)是轉(zhuǎn)向更高的分辨率。這一趨勢(shì)影響著一系列的應(yīng)用,包括工廠自動(dòng)化、溫度檢測(cè),以及數(shù)據(jù)采集。對(duì)更高分辨率的需求使設(shè)計(jì)者們從傳統(tǒng)的12位SAR(逐次逼近寄存
引言電力線監(jiān)控系統(tǒng)或現(xiàn)代三相電機(jī)控制系統(tǒng)這些應(yīng)用需要在大約70dB~90dB(取決于具體應(yīng)用)較寬的動(dòng)態(tài)范圍內(nèi)實(shí)現(xiàn)精確的多通道同時(shí)測(cè)量,采樣速率通常要求16kbps甚至更高。影
摘要數(shù)字電源控制器UCD3138 內(nèi)部集成有 4 個(gè)數(shù)字比較器,可以靈活配置其輸入端和參考值。模擬前端(AFE)模塊的絕對(duì)值量和EADC 的輸出都可以作為數(shù)字比較器的輸入,因此使用