據(jù)印媒報道,日前,印度德里地鐵公司已帶頭將第一期和第二期126個地鐵站的照明系統(tǒng)從傳統(tǒng)燈改為現(xiàn)代LED照明系統(tǒng)。 值得注意的是,有幾個地鐵站收到過多次有關(guān)“黑點”的投訴,在那些地方經(jīng)常報
韓國第2大公信商KT于2日表示,將AI(人工智能)酒店機器人N bot商用化,提供AI客房服務、配送服務。 據(jù)韓媒報道,使用者只需通過飯店房內(nèi)的終端設(shè)備,通過語音、按鈕等方式下
北京時間4月22日上午消息,據(jù)外媒報道,F(xiàn)acebook今天宣布已經(jīng)向印度電信巨頭Reliance Jio投資57億美元,后者擁有超過3.7億的用戶。據(jù)悉,這筆投資對Jio的估值為659.5億美元。
北京時間4月15日早間消息,據(jù)外媒報道,世界上那些最富有的人正在變得更加富有,即使在這場疫情中也不例外。由于消費者都在家中躲避疫情,他們越來越依賴杰夫·貝索斯(Jeff Bezos)的亞馬遜來購買日常
摘要:通過分析ISO/IEC 7816-3傳輸協(xié)議,設(shè)計該符合協(xié)議標準的接觸式智能卡控制器,實現(xiàn)對字符傳輸和塊傳輸這兩種不同傳輸方式的智能卡的支持。該控制器集成于基于AMBA總線的Garfield系列
領(lǐng)先的嵌入式分析技術(shù)開發(fā)商UltraSoC日前宣布:全面推出用于ARM最近發(fā)布的AMBA 5 Coherent Hub Interface (CHI) Issue B規(guī)范的整套調(diào)試和監(jiān)測知識產(chǎn)權(quán)(IP)產(chǎn)品。CHI Issue B是ARM最先進的總線規(guī)范,支持復雜的系統(tǒng)級芯片(SoC)設(shè)計,UltraSoC提供的監(jiān)測與調(diào)試產(chǎn)品是唯一能夠滿足使用CHI Issue B規(guī)范的設(shè)計人員需求的產(chǎn)品。
S698PM芯片是一款抗輻照型的高性能、高可靠、高集成度、低功耗的多核并行處理器SoC芯片,其芯片內(nèi)部集成了豐富的片上外設(shè),可廣泛應用在航空航天、大容量數(shù)據(jù)處理、工業(yè)控制、船舶、測控等應用領(lǐng)域;而J750是業(yè)界比較認可測試結(jié)果的SOC芯片ATE(Automatic Test Equipment)測試機,市場占有率非常高。下面主要介紹在J750上開發(fā)S698PM芯片BSD測試程序及注意事項。
Mentor Graphics 公司(納斯達克代碼:MENT)今日宣布推出面向 ARM AMBA 5 AHB 片上互連規(guī)范的驗證 IP (VIP)。該新 VIP 在 Mentor® 企業(yè)驗證平臺™ (EVP) 上提供,設(shè)計人員在使用 Questa® 仿真軟件和 Vel
根據(jù)BridgetoIndia和《印度經(jīng)濟時報》(TheEconomicTimesofIndia)的分析師,查謨和克什米爾邦政府與新能源和可再生能源部(MNRE)簽署一份諒解備忘錄(MoU),建設(shè)數(shù)千兆瓦的太陽能發(fā)電。該諒解備忘錄針對7.5GW的太
斯里蘭卡近日宣布投資局已與一家澳大利亞能源公司展開商談,計劃聯(lián)合在斯里蘭卡開發(fā)一座裝機量150兆瓦的光伏項目。EnergyPuzzle集團已承諾注資1.9億美元,在斯里蘭卡Hambantota區(qū)MirijjawelaExportProcessing建立光伏
印度財政部長ShriChidambaram宣布,2GW新的大型太陽能項目作為其本周早些時候臨時預算演講的一部分。該財政部長表示,繼印度賈瓦哈拉爾.尼赫魯國家太陽能計劃(JNNSM)成功后,政府希望2014至2015年看到四個"超大型太
據(jù)《悉尼先驅(qū)晨報》報道,印度計劃從今年4月開始建設(shè)發(fā)電能力至少為2吉瓦的太陽能電廠,該國的光伏產(chǎn)能或?qū)⒁虼颂岣呓槐?。印度財政部長齊丹巴南(PalaniappanChidambaram)表示,光伏產(chǎn)能的增加將以四個大型太陽能項
全球領(lǐng)先的信息與通信解決方案供應商華為采取實際行動,將讓第五代無線通信系統(tǒng)(5G)在歐洲成為現(xiàn)實。在日前召開的慕尼黑歐洲5G峰會上,來自歐洲的政策制定者、服務提供商以及技術(shù)領(lǐng)導者一起探討如何合力加快實現(xiàn)該目
為了在嵌入式系統(tǒng)設(shè)計中實現(xiàn)對SDRAM存儲器的訪問,本文提出了一種基于AMBA-AHB總線規(guī)范的SDRAM控制器設(shè)計方案。方案首先簡要介紹了AMBA總線規(guī)范,然后在完成整個存儲控制器的整體框架設(shè)計的基礎(chǔ)上給出了SDRAM控制器的實現(xiàn)原理以及詳細的子模塊劃分。整個控制器的設(shè)計已用Verilog HDL語言實現(xiàn)并通過了Modelsim仿真和FPGA驗證。仿真結(jié)果表明所設(shè)計的控制器符合SDRAM內(nèi)部指令操作,并且滿足了嚴格的時序要求。
為了在嵌入式系統(tǒng)設(shè)計中實現(xiàn)對SDRAM存儲器的訪問,本文提出了一種基于AMBA-AHB總線規(guī)范的SDRAM控制器設(shè)計方案。方案首先簡要介紹了AMBA總線規(guī)范,然后在完成整個存儲控制器的整體框架設(shè)計的基礎(chǔ)上給出了SDRAM控制器的實現(xiàn)原理以及詳細的子模塊劃分。整個控制器的設(shè)計已用Verilog HDL語言實現(xiàn)并通過了Modelsim仿真和FPGA驗證。仿真結(jié)果表明所設(shè)計的控制器符合SDRAM內(nèi)部指令操作,并且滿足了嚴格的時序要求。