利用異步FIFO實現(xiàn)FPGA與DSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實現(xiàn)代碼和FPGA與DSP的硬件連接電路。經(jīng)驗證,利用異步FIFO的方法,在FPGA與DSP通信中的應(yīng)用,具有傳輸速度快、穩(wěn)定可靠、實現(xiàn)方便的優(yōu)點。
本運動控制器的硬件結(jié)構(gòu)主要分為如下幾個模塊:DSP+CPLD 主控模塊,包括 DSP 核心 模塊和 CPLD 驅(qū)動與擴(kuò)展模塊;通信接口模塊,包括 PCI 總線、USB 總線和串口;I/O 輸入輸 出接口模塊以及外圍存儲器模塊,包括 SRAM 和 FLASH。
在電氣智能化發(fā)展無處不在的今天, 無數(shù)用電場合離不開逆變電源系統(tǒng)( Inverted Pow er Supply System,IPS) 為現(xiàn)場設(shè)備提供穩(wěn)定的高質(zhì)量電源.
目前市場上的主要DSP生產(chǎn)商包括TI,ADI,Motorola,Lucent和Zilog等,其中TI占有最大市場份額。產(chǎn)品包括了從低端的低速度DSP到高端的大運算量的DSP產(chǎn)品。
高速緩存(CACHE)作為內(nèi)核和低速存儲器之間的橋梁,基于代碼和數(shù)據(jù)的時間和空間相關(guān)性,以塊為單位由硬件控制器自動加載內(nèi)核所需要的代碼和數(shù)據(jù)。如果所有程序和數(shù)據(jù)的存取都由內(nèi)核完成.
DSP-SPOOL整軸線纜測試選件實現(xiàn)了在線軸中的電纜被截斷和端接之前進(jìn)行線纜測試,即對整軸箱的線纜的質(zhì)量進(jìn)行評估測試。
捷聯(lián)慣性制導(dǎo)是隨著計算機(jī)技術(shù)的發(fā)展而發(fā)展起來的慣性制導(dǎo)技術(shù),由于它是用一個數(shù)學(xué)平臺來代替平臺式慣性制導(dǎo)系統(tǒng)中的陀螺穩(wěn)定平臺,因而具有成本低、結(jié)構(gòu)簡單、體積小、可靠性高等優(yōu)點。
DSP(數(shù)字信號處理器)芯片是一種能夠?qū)崟r快速地實現(xiàn)各種數(shù)字信號處理算法控制的微處理器,已經(jīng)在通信與信息系統(tǒng)、信號與處理、自動控制、雷達(dá)、航空航天、醫(yī)療等許多領(lǐng)域得到了廣泛的應(yīng)用。
隨著電子產(chǎn)品集成化的發(fā)展.液晶顯示屏在便攜式儀器中實現(xiàn)圖像或文字的顯示應(yīng)用更為廣泛。同時在當(dāng)今信息時代,數(shù)字圖像處理技術(shù)對實時性、運算量大的要求越來越高,所以高運算速度的DSP芯片在數(shù)字圖像處理領(lǐng)域得到了廣泛的應(yīng)用;其使數(shù)據(jù)采集、控制與人機(jī)界面融為一體,由于DSP處理速度快,整個系統(tǒng)能夠由一片DSP芯片控制.
Forward Concepts的總裁兼首席分析師Will Strauss是一位跟蹤DSP領(lǐng)域已久的知名分析師,他最近指出,DSP事實上已經(jīng)成為整個半導(dǎo)體產(chǎn)業(yè)的驅(qū)動力量。
本文介紹了一種采用TMS320VC5509A自帶的USB模塊來實現(xiàn)USB數(shù)據(jù)傳輸?shù)姆桨?,對該DSP內(nèi)部的USB模塊的構(gòu)造及其傳輸原理做了分析,詳細(xì)的介紹了如何利用CCS內(nèi)部集成的片級支持庫(CSL)來實現(xiàn)USB設(shè)備固件程序的設(shè)計,并給出了相關(guān)的部分代碼。該方案大大降低了系統(tǒng)硬件設(shè)計的復(fù)雜度和調(diào)試的難度,提高了系統(tǒng)的集成度和穩(wěn)定性,適用于便攜式設(shè)備中。
TMS320LF2407是美國TI(Texas Instruments)公司專為數(shù)字伺服控制和嵌入式控制系統(tǒng)而推出的一種低功耗、高性能16位定點DSP芯片。通過把高速的數(shù)字信號處理器內(nèi)核和功能強(qiáng)大的
數(shù)字式蜂房系統(tǒng)使用通用DSP來實現(xiàn)語音合成(speech synthesis)、糾錯編碼(error-correction coding)、基帶調(diào)制解調(diào)器(baseband modem)、以及系統(tǒng)控制等功能。
“多核DSP”也許對大多數(shù)人而言并不是個陌生的概念,早在幾年前,為了提升性能、降低功耗,在處理器中增加內(nèi)核已經(jīng)成為計算和嵌入式處理器產(chǎn)業(yè)的標(biāo)準(zhǔn)作法。然而,正當(dāng)多內(nèi)核技術(shù)在處理器領(lǐng)域發(fā)展得紅紅火火之時,多核DSP似乎顯得不瘟不火,還僅僅停留在無線基礎(chǔ)設(shè)施應(yīng)用上。
JPEG2000壓縮標(biāo)準(zhǔn)與JPEG相比有更高的壓縮效率,盡管如此,它在執(zhí)行時間上還存在一些問題。為縮短執(zhí)行時間,必須對小波變換編碼進(jìn)行優(yōu)化。小波提升方案與傳統(tǒng)的卷積濾波相比需要更小。
TMS320C2XX是美國TI公司推出的一種低價格、高性能的16位定點運算數(shù)字信號處理器(DSP),它的性價比極高,目前已成為高檔單片機(jī)的理想替代品,在通信、語音處理、軍事、儀器儀表、圖像處理等領(lǐng)域.
1 引言 在極低譜密度,高頻譜利用率的大容量無線傳輸技術(shù)中,高速實時信號處理成為技術(shù)的 關(guān)鍵。目前市場上,能滿足對高速實時信號處理的需要有具有良好的可編程性的器件主要有 DSP 和FPGA。
隨著現(xiàn)代電子技術(shù)的應(yīng)用和發(fā)展,數(shù)字信號處理的內(nèi)容日益復(fù)雜,而ADC是實現(xiàn)從模擬到數(shù)字轉(zhuǎn)換的一個必然過程。針對這種情況,利用數(shù)字信號處理器和可編程邏輯器件提出了多路ADC系統(tǒng)的設(shè)計方法。
FQPSK調(diào)制所具有的頻帶集中、包絡(luò)恒定的特性可使得調(diào)制信號通過帶限和非線性處理后有盡可能小的頻譜擴(kuò)展,其優(yōu)良的頻譜特性與目前射頻譜資源緊張的形勢相順應(yīng)。TCM在不增加帶寬和降低信息速率的條件下,可以提高整個系統(tǒng)的可靠性,尤其適合于在功率和頻率受限的信道中使用。而基于網(wǎng)格編碼調(diào)制的Viterbi譯碼算法具有較強(qiáng)的檢錯和糾錯能力。從TCM技術(shù)中可以看出:通過系統(tǒng)內(nèi)部的組合優(yōu)化,可以使系統(tǒng)的整體性能得到極大的提高。