速率適配算法是業(yè)務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產(chǎn)生鑿孔圖樣進行比特積攢搬移的實現(xiàn)方案,縮短了處理延時,大大提高了系統(tǒng)的處理能力。
本文利用FPGA完成了8路同步話音及16路異步數(shù)據(jù)的復接與分接過程,并且實現(xiàn)了復接前的幀同步捕獲和利用DDS對時鐘源進行分頻得到所需時鐘的過程。
本文系統(tǒng)地介紹了一種由數(shù)字信號處理器TMS320C6416、可編程邏輯器件Spartan3E構成的高速數(shù)據(jù)采集系統(tǒng)。
本文系統(tǒng)地介紹了一種由數(shù)字信號處理器TMS320C6416、可編程邏輯器件Spartan3E構成的高速數(shù)據(jù)采集系統(tǒng)。
本文分析了卷積交織和解交織的基本原理,然后采用Altera 的FPGA器件,用RAM分區(qū)循環(huán)移位法來實現(xiàn)解交織器。
本文利用QuartusⅡ和Matlab/Simulink之間的接口工具DSP Builder來設計整個DDS系統(tǒng).
本文利用QuartusⅡ和Matlab/Simulink之間的接口工具DSP Builder來設計整個DDS系統(tǒng).
隨著數(shù)字電路設計的規(guī)模及復雜程度的提高,對其進行測試試驗證所花費的時間和費用也隨之提高,所以減少測試驗證成本是當前數(shù)字電路設計的關鍵。
隨著數(shù)字電路設計的規(guī)模及復雜程度的提高,對其進行測試試驗證所花費的時間和費用也隨之提高,所以減少測試驗證成本是當前數(shù)字電路設計的關鍵。
微電子學的發(fā)展徹底改變了計算機的設計:集成電路技術增加了能夠安裝到單個芯片中的元器件數(shù)目及其復雜度。因此,采用這種技術可以構建低成本、專用的外圍器件,從而迅速地解決復雜的問題。
介紹基于現(xiàn)場可編程門陣列(FPGA),利用VHDL語言設計實現(xiàn)MMC2107與SDRAM接口電路。文中包括MMC2107組成結構、SDRAM存儲接口結構和SDRAM控制狀態(tài)機的設計。
介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點,給出了用ACEX 1K系列器件EP1K10TC144-1實現(xiàn)數(shù)字頻率合成器的工作原理、設計思路、電路結構和仿真結果。
介紹用FPGA設計實現(xiàn)MIL-STD1553B部接口中的曼徹斯特碼編解碼器。
詳細闡述一種利用交錯編碼的思想,來改遠距離通信質量的新設計。