www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 消費電子 > 消費電子
[導(dǎo)讀]如果現(xiàn)代數(shù)字系統(tǒng)設(shè)計還依靠手工來進行已經(jīng)無法滿足設(shè)計要求了?,F(xiàn)代數(shù)字系統(tǒng)的設(shè)計工作通常都是在計算機上采用EDA技術(shù)完成。

什么是EDA技術(shù)

如果現(xiàn)代數(shù)字系統(tǒng)設(shè)計還依靠手工來進行已經(jīng)無法滿足設(shè)計要求了?,F(xiàn)代數(shù)字系統(tǒng)的設(shè)計工作通常都是在計算機上采用EDA技術(shù)完成。EDA技術(shù)以計算機硬件和系統(tǒng)軟件為基本工作平臺,采用EDA通用支撐軟件和應(yīng)用軟件包,在計算機上幫助電子設(shè)計工程師完成電路的功能設(shè)計、邏輯設(shè)計、性能分析、時序測試直至PCB(印刷電路板)的自動設(shè)計等。在EDA軟件的支持下,設(shè)計師完成對系統(tǒng)功能的描述,由計算機軟件進行處理得到設(shè)計結(jié)果。利用EDA設(shè)計工具,設(shè)計師可以預(yù)知設(shè)計結(jié)果,減少設(shè)計的盲目性,極大地提高設(shè)計的效率。

EDA通用支撐軟件和應(yīng)用軟件包涉及到電路和系統(tǒng)、數(shù)據(jù)庫、圖形學(xué)、圖論和拓撲邏輯、計算數(shù)學(xué)、優(yōu)化理論等許多學(xué)科,EDA軟件包括自動化程度,功能完善度,運行速度,操作界面,數(shù)據(jù)開放性和互換性(不同廠商的EDA軟件可相互兼容)等技術(shù)指標(biāo)。

EDA設(shè)計技術(shù)包括電子電路設(shè)計的各個領(lǐng)域:即從低頻電路到高頻電路、從線性電路到非線性電路、從模擬電路到數(shù)字電路、從分立電路到集成電路的全部設(shè)計過程,涉及到電子工程師進行產(chǎn)品開發(fā)的整個過程,以及電子產(chǎn)品生產(chǎn)的整個過程中需要由計算機提供的各種輔助工作。

9.3.2 EDA的技術(shù)的基本特征

EDA技術(shù)是采用高級語言來描述,具有系統(tǒng)級仿真和綜合能力是EDA技術(shù)的基本特征。與這些基本特征有關(guān)的幾個概念如下。

一、“自頂向下"設(shè)計方法

“自頂向下”(Top-down)的設(shè)計方法從系統(tǒng)級設(shè)計入手,首先進行功能方框圖的劃分與結(jié)構(gòu)設(shè)計,然后進行仿真、糾錯,并用硬件描述語言對高層次的系統(tǒng)行為進行描述,在功能級進行驗證。驗證后用邏輯綜合優(yōu)化軟件生成門級邏輯電路的網(wǎng)表,從而可設(shè)計出對應(yīng)的印刷電路板或?qū)S眉呻娐贰!白皂斚蛳?的設(shè)計方法可在早期發(fā)現(xiàn)產(chǎn)品結(jié)構(gòu)設(shè)計中的錯誤,在EDA技術(shù)中被廣泛采用。

在進行了最頂層次的系統(tǒng)設(shè)計之后,則逐級向下。在系統(tǒng)整體設(shè)計和驗證完成之后,可能需要進行邏輯劃分,在電路很大時還要將整個電路劃分為若干個子模塊,并對各子模塊進行描述和驗證。然后,進行版圖設(shè)計即進行布局和布線,把標(biāo)準(zhǔn)單元功能塊放置在適當(dāng)位置上,完成各單元之間的連線,并鎖定輸入/輸出管腳,最后完成系統(tǒng)的設(shè)計。

1. 描述

描述是指設(shè)計者將自己的設(shè)計輸入到計算機中。目前有兩種描述方式,原理圖方式和硬件描述語言(Hardware Description Language,HDL)輸入方式。

原理圖輸入方式是指使用設(shè)計的圖形界面,將代表邏輯元件的符號連接起來。輸入中可以使用單個門電路,也可以使用由門電路構(gòu)成的功能塊。

硬件描述語言輸入方式指設(shè)計者將設(shè)計抽象化、模型化和形式化,突出數(shù)字邏輯結(jié)構(gòu)和數(shù)字電路的延遲特性,輸入設(shè)計的結(jié)構(gòu)特性、行為特性和幾何特性。硬件描述語言的突出優(yōu)點是:語言的公開可利用性;設(shè)計與工藝的無關(guān)性;寬范圍的描述能力;便于組織大規(guī)模系統(tǒng)的設(shè)計;便于設(shè)計的復(fù)用和繼承等。與原理圖輸入設(shè)計方法相比較,硬件描述語言更適合規(guī)模日益增大的電子系統(tǒng)。硬件描述語言使得設(shè)計師在比較抽象的層次上描述設(shè)計的結(jié)構(gòu)和內(nèi)部特征,是進行邏輯綜合優(yōu)化的重要工具。第八章已介紹目前最常用的硬件描述語言。

以上兩種方式相比,各有優(yōu)缺點。原理圖方式簡單、直觀,對比較簡單的設(shè)計較適合。但如果系統(tǒng)比較復(fù)雜,用這種方式就比較繁瑣。硬件描述語言簡練、精確,設(shè)計復(fù)雜系統(tǒng)時更能顯示其描述能力。

2. 驗證

每一層次的設(shè)計完成之后,都要經(jīng)過驗證。只有證明正確以后,才能進入下一層次的設(shè)計。驗證就是根據(jù)描述和公理證明該描述所實現(xiàn)的功能是否與要求的功能等效。

目前,常見的設(shè)計驗證包括模型驗證、仿真驗證和電路驗證。

模型驗證的原理是,根據(jù)設(shè)計目標(biāo)建立目標(biāo)系統(tǒng)的形式化模型(也叫驗證規(guī)范),再以形式化模型為基礎(chǔ),對數(shù)字電路的設(shè)計結(jié)果進行檢驗。通過模型驗證,可以檢驗出系統(tǒng)的設(shè)計缺陷,也可檢驗出系統(tǒng)是否完全符合設(shè)計要求。

仿真驗證實際上是一種測試技術(shù),即用軟件數(shù)據(jù)對設(shè)計結(jié)果進行測試,可以測試設(shè)計的功能以及最壞條件下設(shè)計的性能。仿真驗證的重要內(nèi)容是設(shè)計合理的測試輸入數(shù)據(jù)(也叫測試矢量),把測試矢量作為所設(shè)計數(shù)字電路的仿真激勵,通過觀察仿真輸出的結(jié)果(一般是系統(tǒng)的時序圖)分析設(shè)計結(jié)果是否工作正常。仿真有功能仿真和時序仿真兩種方式,功能仿真可以在用具體電路或器件實現(xiàn)設(shè)計之前,判斷所設(shè)計的數(shù)字電路結(jié)構(gòu)是否具有所要求的邏輯功能,以便糾正邏輯設(shè)計中的錯誤。時序仿真則是在加入電路時間參數(shù)和電氣參數(shù)條件下,對所設(shè)計數(shù)字電路的邏輯功能進行仿真。這是對設(shè)計進行的全面仿真驗證,可以檢驗映射、布局、布線和各電路在考慮延遲條件下的邏輯功能是否正確,電路工作速度能否達到設(shè)計要求。

電路驗證是指FPGA、CPLD寫入或ASIC器件制作好后,對器件進行實際測試,這是對設(shè)計結(jié)果的最終驗證。

3. 布局布線

布局布線是指完成各模塊電路在器件中的放置以及它們之間的互聯(lián),并定義器件的輸入/輸出管腳。這是EDA設(shè)計的一個重要方面,布局布線是否合理、有效直接關(guān)系到系統(tǒng)的實現(xiàn)。例如,在FPGA或CPLD應(yīng)用中,一個系統(tǒng)本來可以由某個型號的器件實現(xiàn),但由于布局布線不合理,可能使這個器件不能裝下整個設(shè)計,或使系統(tǒng)的性能因此降低。

目前,有自動布線和人工布線兩種方式。自動布線是指設(shè)計者定義輸入/輸出管腳后,由EDA設(shè)計軟件根據(jù)設(shè)計電路以及設(shè)計者安排的管腳位置自動完成電路之間的互聯(lián)。人工布線是指設(shè)計者進行手工布線。自動布線方式可以減輕設(shè)計者的負擔(dān),并在布線過程中進行電路優(yōu)化,使最后的實現(xiàn)簡捷、有效。但器件的利用率受一定的影響,如有些結(jié)構(gòu)的器件不能做到100%的布通率。人工布線比較繁瑣,但設(shè)計者可以控制設(shè)計電路的互連,在某些情況下也很有用。

ADI官網(wǎng)上的所有文檔,就歸總到“技術(shù)文章”標(biāo)簽欄的都有幾千篇,我相信大家根據(jù)自己的需求,都下載過不同的文章來參考或?qū)W習(xí)。ADI近期根據(jù)后臺大數(shù)據(jù)為大家匯總了2015年下載量前10的文章,這里搬過來給分享下~

需要以下那篇,都可以在https://ezchina.analog.com/thread/13197這里下載到哦~

1)《高速ADC的電源設(shè)計》描述了用于測量轉(zhuǎn)換器AC電源抑制性能的技術(shù),由此為轉(zhuǎn)換器電源噪聲靈敏度確立一個基準(zhǔn)。文中將對一個實際電源進行的簡單噪聲分析,并展示如何把這些數(shù)值應(yīng)用于設(shè)計當(dāng)中,以驗證電源是否能滿足所選轉(zhuǎn)換器的要求??傊?,這篇文章描述的一些簡單的指導(dǎo)方針,以便帶給您一些指導(dǎo),幫助您的高速轉(zhuǎn)換器設(shè)計電源。還不快收藏?

PS:這是ADI整個官網(wǎng)下載量最高的一篇文檔

2)《CMOS Switches Offer High Performance in Low Power, WidebandApplications》

這是一篇英文文檔,學(xué)霸請自取~嘿嘿

3)《利用無線振動傳感器實現(xiàn)連續(xù)可靠的過程監(jiān)控》

典型數(shù)據(jù)采集方法包括安裝在機器上的簡單壓電傳感器和手持式數(shù)據(jù)采集工具等,但這些方法存在多種局限性,特別是與理想的全面檢測與分析系統(tǒng)解決方案相比較。這篇技術(shù)文章深 入討論這些局限性及其與理想解決方案——自治無線嵌 入式傳感器——的對比。

4)《高速模數(shù)轉(zhuǎn)換器精度透視》向您描述了與模數(shù)轉(zhuǎn)換器本身相關(guān)的誤差,并揭示了轉(zhuǎn)換器內(nèi)部的不精確性累積到何種程度即會導(dǎo)致這些誤差。

對于不太清楚“如何查看一般靜態(tài)ADC的不精確性誤差”的筒子,這篇文章你一定要下載哈

圖2. ADC的不精確性

5)《“Home” Is Where theHeart Is》“家庭監(jiān)護”的概念涉及方方面面。通過高級技術(shù)、更好的支持基礎(chǔ)設(shè)施以及醫(yī)療保健成本下降的毫無疑問的需求,生命體征監(jiān)護將成為我們?nèi)? 常生活中的一部分,并可能出現(xiàn)在我們所需要的時間和地點,融入我們的個人全天候生態(tài)系統(tǒng)中。ADI始終站在這一發(fā)展中市場的 前沿,開發(fā)傳感器和信號調(diào)理技術(shù)解決方案,實現(xiàn)新一代生命體征監(jiān)護。

做醫(yī)療電子的盆友應(yīng)該要了解的哦~

6)《實現(xiàn)新一代航空電子系統(tǒng)》

MEMS技術(shù)已經(jīng)能夠為航空電子設(shè)備提供高度可靠的關(guān)鍵性能,可大幅降低尺寸、重量、功耗(SWAP)和 成本。

7)《精密光電二極管傳感器電路優(yōu)化設(shè)計》

光電二極管放大器是大多數(shù)精密光學(xué)測量系統(tǒng)的重要構(gòu)建模塊。選擇正確的運算放大器很重要,是獲得最佳系統(tǒng)性能的第一步。如何做出正確的選擇?本文告訴您

我們提到了「進入21世紀(jì)之后,一方面,三家大EDA公司(Synopsys、Cadence、Mentor,即新思科技、鏗騰電子和明導(dǎo)國際)通過多次并購整合,完善設(shè)計全流程,奠定了三巨頭競爭格局」,而經(jīng)過多年的發(fā)展,EDA行業(yè)從業(yè)者的技能被不斷細化,成為了一個容易進入不容易離開的行業(yè)。

近些年來,EDA公司深入制造領(lǐng)域,發(fā)展出了OPC等制造EDA的工具以及可制造性設(shè)計(DFM)工具。

晶圓廠如今EDA的深度用戶,在制造、標(biāo)準(zhǔn)單元庫、SRAM設(shè)計上都需要使用EDA。EDA也介入了早期工藝研發(fā),幫助解決更復(fù)雜的設(shè)計規(guī)則等種種難題。先進工藝不斷迭代也驅(qū)動了EDA的創(chuàng)新,EDA在產(chǎn)業(yè)鏈中形成了著舉足輕重的作用。還是以晶圓廠為例,晶圓廠提供的Signoff簽核流程決定了設(shè)計公司設(shè)計出的芯片能否在晶圓制造廠順利生產(chǎn)。而Signoff簽核的主要工具就是EDA。

如今,數(shù)字集成電路的設(shè)計都比較模塊化,器件制造工藝需要標(biāo)準(zhǔn)化的設(shè)計描述,高抽象級的描述將被編譯為信息單元(cell)的形式。設(shè)計人員在進行邏輯設(shè)計時無需考慮信息單元的具體硬件工藝。利用特定的集成電路制造工藝來實現(xiàn)硬件電路,信息單元就會實施預(yù)定義的邏輯或其他電子功能。

集成電路的規(guī)模越來越大,EDA的重要性也越發(fā)加強。無論是半定制可編程邏輯器件,或者全定制的專用集成電路,他們的設(shè)計、制造、驗證測試都離不開EDA。

P.S.:OFweek君不是技術(shù)出身,現(xiàn)學(xué)現(xiàn)賣的這種概括文章,對于產(chǎn)業(yè)中的各種基礎(chǔ)概念無法做到非常準(zhǔn)確的描述。若讀者朋友們對于文章內(nèi)容準(zhǔn)確性有異議,歡迎添加OFweek君微信(hepinggui2010)告知。若相關(guān)內(nèi)容能形成完整的文章,OFweek君也可以署名文章投稿的形式,將相應(yīng)內(nèi)容發(fā)表在OFweek旗下各個內(nèi)容平臺上。感謝大家的支持!

聲明:該篇文章為本站原創(chuàng),未經(jīng)授權(quán)不予轉(zhuǎn)載,侵權(quán)必究。
換一批
延伸閱讀

在現(xiàn)代數(shù)字系統(tǒng)設(shè)計中,將算法高效地轉(zhuǎn)化為 RTL(寄存器傳輸級)實現(xiàn)是 FPGA 工程師的核心任務(wù)之一。這一過程不僅需要對算法有深入理解,還需掌握 FPGA 的硬件特性和設(shè)計技巧。本文將詳細介紹從算法到 RTL 實現(xiàn)的關(guān)...

關(guān)鍵字: 算法 寄存器傳輸級 數(shù)字系統(tǒng)

時序在數(shù)字系統(tǒng)中占有至關(guān)重要的地位,時序約束對數(shù)字系統(tǒng)的設(shè)計起著顯著的作用,定義時序約束是一個相當(dāng)復(fù)雜的過程。

關(guān)鍵字: 數(shù)字系統(tǒng) 時序

是德科技(Keysight Technologies, Inc.)宣布與西門子 EDA(Siemens EDA)攜手合作,加速無線和國防通信系統(tǒng)的設(shè)計。是德科技的先進設(shè)計系統(tǒng) (ADS) 與西門子 EDA工具套件中的Xp...

關(guān)鍵字: 射頻電路 電磁仿真 數(shù)字系統(tǒng)

在高速數(shù)字系統(tǒng)中,濾波電容的作用至關(guān)重要。一個穩(wěn)定可靠的數(shù)字電路不僅需要干凈的電源,還需要及時補充能量,以確保信號的完整性和系統(tǒng)的穩(wěn)定運行。濾波電容正是實現(xiàn)這一目標(biāo)的關(guān)鍵組件之一。本文將深入探討高速數(shù)字系統(tǒng)中濾波電容的選...

關(guān)鍵字: 數(shù)字系統(tǒng) 數(shù)字電路 濾波電容

邏輯分析儀是一種廣泛應(yīng)用于數(shù)字系統(tǒng)調(diào)試和故障診斷的儀器。它是通過實時捕獲和顯示數(shù)字系統(tǒng)的邏輯電平狀態(tài),幫助工程師理解系統(tǒng)中各個信號的邏輯關(guān)系和時序關(guān)系,進而進行故障排除和系統(tǒng)設(shè)計驗證。本文將探討邏輯分析儀的應(yīng)用原理、特點...

關(guān)鍵字: 邏輯分析儀 數(shù)字系統(tǒng)

邏輯分析儀是電子工程師用于分析和檢測數(shù)字系統(tǒng)中的邏輯故障的重要工具。這種設(shè)備能夠記錄、分析并解碼數(shù)字信號,幫助工程師理解系統(tǒng)中各個組件的交互情況。在設(shè)計和調(diào)試復(fù)雜數(shù)字系統(tǒng),如計算機、微處理器、微控制器或其他嵌入式系統(tǒng)時,...

關(guān)鍵字: 邏輯分析儀 數(shù)字系統(tǒng)

6月3日,國內(nèi)最先進晶圓代工廠商中芯國際,招股書表示,因為美國商務(wù)部修訂直接產(chǎn)品規(guī)則(Foreign-Produced Direct Product Rule),他們?yōu)槟承┛蛻舸し?wù)可能會受到限制。

關(guān)鍵字: 中芯國際 海思半導(dǎo)體 EDA設(shè)計

11月17-19日,三星Foundry 2021 SAFE?(Samsung Advanced Foundry Ecosystem)論壇以全球在線方式成功召開。在此次大會上,三星Foundry正式宣布行芯Phlexing...

關(guān)鍵字: 行芯科技 EDA設(shè)計 集成電路

12月26日,“2021年集成電路EDA設(shè)計精英挑戰(zhàn)賽”總決賽頒獎典禮在南京集成電路培訓(xùn)基地隆重舉行。長期關(guān)注并支持EDA產(chǎn)業(yè)發(fā)展的各級領(lǐng)導(dǎo)、高校代表、企業(yè)代表共聚一堂,一同見證這場EDA領(lǐng)域?qū)I(yè)競賽誕生的優(yōu)秀成果。

關(guān)鍵字: 行芯科技 EDA設(shè)計 集成電路

在進行數(shù)字電路系統(tǒng)的設(shè)計時,時序是否能夠滿足要求直接影響著電路的功能和性能。本文首先講解了時序分析中重要的概念,并將這些概念同數(shù)字系統(tǒng)的性能聯(lián)系起來,最后結(jié)合FPGA的設(shè)計指出時序約束的內(nèi)容和時序約束中的注意事項。 一、...

關(guān)鍵字: 數(shù)字系統(tǒng) 時序
關(guān)閉