www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 廠商動態(tài) > Achronix半導(dǎo)體
[導(dǎo)讀]長期以來,Achronix為不同行業(yè)的數(shù)據(jù)密集型和高帶寬應(yīng)用提供了創(chuàng)新性的FPGA產(chǎn)品和技術(shù),并幫助客戶不斷打破性能極限。其中一些應(yīng)用需要與先進(jìn)的模擬/數(shù)字轉(zhuǎn)換器(ADC)和數(shù)字/模擬轉(zhuǎn)換器(DAC)進(jìn)行對接——可由JESD204C完美地完成這項任務(wù)。

長期以來,Achronix為不同行業(yè)的數(shù)據(jù)密集型和高帶寬應(yīng)用提供了創(chuàng)新性的FPGA產(chǎn)品和技術(shù),并幫助客戶不斷打破性能極限。其中一些應(yīng)用需要與先進(jìn)的模擬/數(shù)字轉(zhuǎn)換器(ADC)和數(shù)字/模擬轉(zhuǎn)換器(DAC)進(jìn)行對接——可由JESD204C完美地完成這項任務(wù)。

JESD204B/C是由JEDEC定義和開發(fā)的高速數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)減少了高速數(shù)據(jù)轉(zhuǎn)換器和其他高性能器件(如Achronix Speedster7t FPGA)之間的數(shù)據(jù)輸入和輸出數(shù)量。這種數(shù)字和模擬信號鏈的組合使設(shè)計人員能夠獲得簡化的小尺寸電路板布局,同時不會對終端系統(tǒng)的性能產(chǎn)生不利影響,從而使設(shè)計人員受益。通過高速通用I/O(GPIO)或SerDes通道來實現(xiàn)數(shù)據(jù)轉(zhuǎn)換器件之間的接口/互連。

Achronix在其Speedster7t FPGA器件上已經(jīng)實現(xiàn)了JESD204C接口,使客戶能夠使用他們所選擇的ADC或DAC。由于是在同構(gòu)FPGA架構(gòu)上實現(xiàn)了軟的JESD204C接口,客戶可以使用他們喜歡的ADC/DAC器件并使其設(shè)計實現(xiàn)定制化。本文討論了基于Achronix Speedster7t FPGA器件的JESD204C解決方案。

Achronix JESD204C解決方案支持該標(biāo)準(zhǔn)提及的所有功能,并對以前的版本進(jìn)行改善。旨在實現(xiàn)由標(biāo)準(zhǔn)機(jī)構(gòu)提出的所有的四個目標(biāo):

·提高通道速率以支持所需的更高總帶寬——Achronix的解決方案目前支持每SerDes通道高達(dá)24.75 Gbps的數(shù)據(jù)速率。SerDes可以支持32 Gbps的JESD204C上限通道速率。用于測試設(shè)計的數(shù)據(jù)轉(zhuǎn)換器使用的是Analog Devices(ADI)的AD9082,它支持的最大數(shù)據(jù)速率為24.75 Gbps。

·提升有效載荷傳輸效率——Achronix的用戶可以使用FPGA邏輯來對其設(shè)計進(jìn)行定制和優(yōu)化。

·鏈路穩(wěn)健性——Achronix的解決方案展示了在單通道和多通道模式鏈路的高度穩(wěn)健性,同時保持確定性的延遲。例如,對于那些沒有量化效應(yīng)的模式,采樣率可以達(dá)到AD9082支持的最高極限。

·向后兼容先前的JESD204B版本——Achronix將會提供JESD204B解決方案。

實驗室測試方案

Achronix已成功實現(xiàn)并演示了Speedster7t JESD204C的解決方案,該解決方案可連ADI的AD9082,AD9082帶有四通道16位DAC和雙通道12位ADC轉(zhuǎn)換件。實驗環(huán)回設(shè)置(如圖1所示)包括以下組件:

·Bittware的VectorPath S7t-VG6加速卡。板上使用的是AchronixSpeedster7t FPGA器件。

·連接VectorPath和ADI的EVAL-AD9082連接器。Achronix開發(fā)了一塊4-lane的QSFP到FMC的連接器,如果有需要的話,還可以調(diào)整為8通道或16通道。

·配備FMC連接器的ADI EVAL-AD9082 ADC/DAC板卡。

·所需的測試設(shè)備和其它配件。

圖1:連接VectorPath和ADI的EVAL-AD9082連接器板卡

實驗設(shè)置給發(fā)送(Tx)的和接收(Rx)的方向上提供完整的信號鏈。各組件的功能如下:

·在VectorPath加速卡上的Speedster7t AC7t1500 FPGA器件中實現(xiàn)JESD204C發(fā)送/接收IP功能。通過連接的PC上的Linux控制臺運行特定的測試腳本。

·Speedster7t SerDes通道通過定制的FMC-QSFP連接器板卡連接到ADC/DAC。QSFP28模塊支持四個SerDes通道,每個通道的運行速度為24.75 Gbps。

·通過所連PC調(diào)用API,完成對ADI的AD9082-FMCA-EBZ評估板上數(shù)千個寄存器進(jìn)行編程配置。另外,也可以使用FPGA上的軟CPU核或SoC中的硬CPU核對寄存器進(jìn)行編程配置。

·外部時鐘源使VectorPath加速卡和AD9082-FMCA-EBZ評估板同步。也可以通過使用AD9082-FMCA-EBZ上的振蕩器來生成內(nèi)部時鐘,并通過FMC-QSFP連接器饋送到VectorPath加速卡。

·由一個任意波形發(fā)生器(AWG)產(chǎn)生波形被通過外部直傳送給ADC0和ADC1。

·環(huán)回發(fā)生在Speedster7t FPGA內(nèi)部,處于JESD204C接收和發(fā)送模塊之間,而DAC輸出顯示在示波器上。

·DAC0和DAC1輸出的預(yù)期波形顯示在連接的示波器上。

圖2:四通道環(huán)回示例

上圖顯示了一個四通道環(huán)回配置。信號路徑為AWG(I/Q信號)→AD9082-FMCA-EBZ(ADC)→FMC QSFP56→Speedster7t JESD204C Rx→環(huán)回→Speedster7t JESD204C Tx→FMC QSFP56→AD9082-FMCA-EBZ (DAC)→示波器。

AD9082-FMCA-EBZ的ADC0和ADC1的輸入I/Q波形具有相同的頻率,但相位相差90度。頻率取決于AD9082-FMCA-EBZ支持的模式,該設(shè)置可以在最小且可接受的抖動下,實現(xiàn)該特定模式所聲明的最高頻率。

基于Speedster7t FPGA器件,實現(xiàn)的先進(jìn)的Achronix JESD204C解決方案,可以實現(xiàn)JESD204C數(shù)據(jù)轉(zhuǎn)換器所支持的最高速率。該解決方案為連接的ADC/DAC設(shè)備提供了一個與供應(yīng)商無關(guān)的接口,從而支持客戶可以選擇他們喜歡的ADC/DAC供應(yīng)商。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠(yuǎn)程和本地檢測技術(shù)的最新進(jìn)展如何推動科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉