低壓差分信號(hào)(LVDS)是一種低壓、差分信號(hào)傳輸方案,主要用于高速數(shù)據(jù)傳輸。根據(jù) ANSI/TIA/EIA-644 規(guī)范中的定義,它是一種最為常見的差分接口。這種標(biāo)準(zhǔn)只對適合于 LVDS 應(yīng)用的驅(qū)動(dòng)器和接收機(jī)電氣特性進(jìn)行了規(guī)定。因
大多數(shù)實(shí)驗(yàn)室和工業(yè)環(huán)境中都存在著多種全頻帶電氣噪聲源,它們來自于重型機(jī)器、儀表、電源和電視臺(tái)。工程師要用很多設(shè)備和技術(shù)來對付這種噪聲。這些技術(shù)包括采用正確的接地方式、屏蔽和雙絞線、信號(hào)均化、差分輸入電
有些應(yīng)用需要對一組模擬電壓的采樣,至少有兩種傳統(tǒng)方法可以滿足這種要求。最常見的辦法是將一個(gè)經(jīng)典的模擬累加器與一個(gè)采樣保持放大器級(jí)聯(lián)。經(jīng)典的模擬累加器是一個(gè)運(yùn)放加上至少三只精密電阻。這些電阻的值應(yīng)盡可能
引言可編程衰減器位于基站和終端之間,通過對射頻信號(hào)的衰減控制,實(shí)現(xiàn)對無線信號(hào)的模擬,從而實(shí)現(xiàn)對測試場景的模擬??删幊趟p器提供多個(gè)數(shù)控接口,從小到大可以構(gòu)建各個(gè)層次的測試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過模擬
引言由于各種原因的影響,電網(wǎng)中存在著電流諧波,由于電網(wǎng)阻抗的存在,諧波電流流過電網(wǎng)阻抗,會(huì)使負(fù)載端電壓波形也出現(xiàn)畸變。此時(shí)系統(tǒng)的功率因數(shù)小于1,這樣會(huì)給電網(wǎng)帶來“污染”,同時(shí)也會(huì)影響超聲發(fā)生器
原因分析:在檢漏工序中,就是在酒精加壓的環(huán)境下,晶體容易產(chǎn)生碰殼現(xiàn)象,即振動(dòng)時(shí)芯片跟外殼容易相碰,從而晶體容易發(fā)生時(shí)振時(shí)不振或停振;在壓封時(shí),晶體內(nèi)部要求抽真空充氮?dú)猓绻l(fā)生壓封不良,即晶體的密封性
當(dāng)初iPhone4 采用3.5英寸,960×640的分辨率,解析度達(dá)到326ppi (像素/英寸),被稱為“視網(wǎng)膜屏”。言下之意,此解析度達(dá)到了人眼的分辨極限(視網(wǎng)膜識(shí)別能力),因此解析度達(dá)到了人眼可識(shí)別的最高水
光電耦合器——又稱光耦合器或光耦,它屬于較新型的電子產(chǎn)品,現(xiàn)在它廣泛應(yīng)用于計(jì)算機(jī)、音視頻……各種控制電路中。由于光耦內(nèi)部的發(fā)光二極管和光敏三極管只是把電路前后級(jí)的電壓或電流變化,
開關(guān)與我們的生活息息相關(guān),無論是在制造現(xiàn)場還是在日常生活中都不可或缺。開關(guān)由外力控制,機(jī)械地切換電信號(hào),具體來說,是通過對電子電路的“導(dǎo)通”、“斷開”操作或電路自身的切換來發(fā)揮作用
芯片工藝的提升、供電電壓不斷降低、設(shè)計(jì)周期越來越短、成本要求日益嚴(yán)苛以及新技術(shù)的層出不窮,給高速電路設(shè)計(jì)帶來了嚴(yán)峻的挑戰(zhàn)。一博科技(EDADOC)公司舉辦的“高速電路設(shè)計(jì)的挑戰(zhàn)及仿真解決方案”研討
三維圖形處理已成了熱門話題,一些報(bào)刊雜志連篇累牘地刊出有關(guān)文章,但綜觀其內(nèi)容,似缺乏系統(tǒng)性和深度。在本期每月專題中,董社勤、石教英和陳爽三位專家的二篇文章,對圖形學(xué)的基本原理和圖形芯片結(jié)構(gòu)做了深入淺出
數(shù)字信號(hào)隔離的優(yōu)點(diǎn)是調(diào)試簡單,不影響轉(zhuǎn)換的精度和線性度;缺點(diǎn)是使用較多的光電耦合器,成本高。
合理地選擇D/A轉(zhuǎn)換芯片及相關(guān)的外圍電路,需要掌握各類集成電路的性能指標(biāo)及引腳功能,以及與D/A轉(zhuǎn)換模板連接的CPU或計(jì)算機(jī)總線的功能、接口及其特點(diǎn)。軟硬件設(shè)計(jì)相結(jié)合。此外還需注意:(1)安全可靠:盡量選用性能
單穩(wěn)延時(shí)電路由接成電壓比較器的單運(yùn)放構(gòu)成,電路如附圖所示,有電路簡單、調(diào)節(jié)延時(shí)方便等特點(diǎn)。常態(tài)時(shí),IC輸出保持低電平,這個(gè)狀態(tài)是穩(wěn)定的。當(dāng)負(fù)脈沖經(jīng)C1輸入至反相端時(shí),反相端電位低于同相端電位,輸出端由低電
1 引言本文在0.35微米N阱工藝的基礎(chǔ)上,設(shè)計(jì)了單電源供電的全差分?jǐn)夭ㄟ\(yùn)放電路,同時(shí),為了減小殘余電壓的失調(diào),采用了T/H(跟蹤-保持)解調(diào)技術(shù),該電路在斬波頻率150KHz工作時(shí),輸入等效噪聲達(dá)到31.12nV/Hz。在D類音