本文首先介紹了FIR濾波器和脈動(dòng)陣列的原理,然后設(shè)計(jì)了脈動(dòng)陣列結(jié)構(gòu)的FIR濾波器,畫出電路的結(jié)構(gòu)框圖,并進(jìn)行了時(shí)序分析,最后在FPGA上進(jìn)行驗(yàn)證。
本文簡單的介紹了可編程開關(guān)電容濾波器MAX260以及高精度斬波穩(wěn)零運(yùn)算放大器TLC2652的原理和特點(diǎn),在此基礎(chǔ)上基于低速目標(biāo)信號的檢測原理設(shè)計(jì)出實(shí)現(xiàn)低頻微弱信號模擬預(yù)處理的結(jié)構(gòu),實(shí)驗(yàn)結(jié)果表明該方法可取得很好的效果,并已在實(shí)際應(yīng)用中得到了驗(yàn)證。
本文利用Atmel公司的高性價(jià)比AT-mega48單片機(jī)設(shè)計(jì)了一種新型電子阻抗,完全拋開了傳統(tǒng)電阻采用電阻絲實(shí)現(xiàn)阻值,而是通過控制場效應(yīng)管的通斷時(shí)間等效改變阻值大小。
討論了集成電路設(shè)計(jì)中多晶硅條電阻、MOS管電阻和電容電阻等3種電阻器的實(shí)現(xiàn)方法,論述了他們各自的優(yōu)點(diǎn)、缺點(diǎn)及其不同的作用
本文設(shè)計(jì)了一個(gè)基于數(shù)字CMOS工藝的以有源電感為負(fù)載的寬帶低噪聲放大器,其中包括了級聯(lián)型有源電感的優(yōu)化設(shè)計(jì)。
隨著現(xiàn)代電子技術(shù)的發(fā)展,具有高穩(wěn)定性和準(zhǔn)確度的頻率源已經(jīng)成為通信、雷達(dá)、儀器儀表、高速計(jì)算機(jī)及導(dǎo)航系統(tǒng)的主要組成部分。高性能的頻率源可通過頻率合成技術(shù)獲得。
利用A/D串行輸出設(shè)計(jì)不但提高了模數(shù)轉(zhuǎn)換的精度,具有抗干擾性,而且節(jié)省了大量元件和印刷電路板的空間。該系統(tǒng)設(shè)計(jì)已經(jīng)成功應(yīng)用于工業(yè)現(xiàn)場控制系統(tǒng)的數(shù)據(jù)測量。
本文推導(dǎo)出一種新的等價(jià)型邏輯表達(dá)式,并驗(yàn)證了其正確性。將該等價(jià)型邏輯表達(dá)式用于全加器的設(shè)計(jì)中,能夠改變原有的全加器結(jié)構(gòu),并改變布線通道的連線數(shù)目和連線方式。
介紹了三種分別基于單片機(jī)、軸角數(shù)字轉(zhuǎn)換模塊和光電編碼器的軸角數(shù)字轉(zhuǎn)換電路的原理,并對其性能進(jìn)行了分析和比較。
本文將討論決定運(yùn)算放大器 (op amp) 固有噪聲的基本物理關(guān)系。
從磁路出發(fā),將傳統(tǒng)的一幅磁芯進(jìn)行分割,變成陣列式結(jié)構(gòu),提出了陣列式解耦集成電感。分析了解耦集成原理,推導(dǎo)了等效電路,進(jìn)行了仿真驗(yàn)證。并把陣列式集成電感應(yīng)用于Cuk變換器,實(shí)驗(yàn)表明陣列式集成電感和多個(gè)分立電感一樣具有相同的性能。
針對集成運(yùn)算放大器性能特點(diǎn),分析了選擇策略;就應(yīng)用廣泛的低噪聲集成運(yùn)放、精密集成運(yùn)放、視頻集成運(yùn)放等專用型集成運(yùn)算放大器及其典型應(yīng)用技術(shù)進(jìn)行了討論,給出了相應(yīng)的典型應(yīng)用實(shí)例。
文中介紹了基于lagrange算子的成形濾波器的設(shè)計(jì)方法,并與窗函數(shù)和頻率抽樣設(shè)計(jì)進(jìn)行了比較。仿真及實(shí)測結(jié)果均表明此方法在實(shí)際應(yīng)用中具有較好的可行性和有效性。