本文在成功實(shí)踐的基礎(chǔ)上,介紹微控制器MSP430F449實(shí)現(xiàn)數(shù)據(jù)的采集后的數(shù)據(jù)存儲及與上位機(jī)數(shù)據(jù)通信的相關(guān)內(nèi)容。
本文介紹的這套機(jī)車自動(dòng)換檔系統(tǒng)能夠自動(dòng)檢測機(jī)車的實(shí)時(shí)運(yùn)行速度,并把得出的機(jī)車速度信號和柴油機(jī)的轉(zhuǎn)速進(jìn)行比較
針對當(dāng)今電子系統(tǒng)對高速大容量內(nèi)存的需要,本文闡述了使用DDR控制器IP核來設(shè)計(jì)實(shí)現(xiàn)DDR內(nèi)存接口的方法。
述了一種基于USB的12 b高速數(shù)據(jù)采集與信號分析系統(tǒng)的設(shè)計(jì),設(shè)計(jì)中采用了FPGA(可編程邏輯器件)實(shí)現(xiàn)時(shí)序邏輯信號的控制,從而整個(gè)系統(tǒng)的設(shè)計(jì)具有很大的靈活性。
介紹了EDA技術(shù)軟件OrCAD/Pspice 9的功能及特點(diǎn),并通過具體實(shí)例詳細(xì)講解了該軟件在電子電路設(shè)計(jì)與分析中的應(yīng)用,為電子電路設(shè)計(jì)提供了一種新的平臺。
本文介紹了CIF級別的MPEG-4 SP實(shí)時(shí)編碼在BF533 DSP;DSP片上的實(shí)現(xiàn),該編碼器可以靈活地選用系統(tǒng)自帶CMOS傳感器及用戶自選PAL制模擬攝像機(jī)兩種視頻采集源。
本文基于SCSI總線的理論體系,提出一種新的圖像數(shù)據(jù)采集存儲系統(tǒng)的技術(shù)方案和體系結(jié)構(gòu),并設(shè)計(jì)出一種超高速、數(shù)字化、嵌入式系統(tǒng)樣機(jī)。
介紹一個(gè)動(dòng)態(tài)內(nèi)存管理模塊,可以有效地檢測C程序中內(nèi)存泄漏和寫內(nèi)存越界等錯(cuò)誤,適用于具有標(biāo)準(zhǔn)C語言開發(fā)環(huán)境的各種平臺。
提出了基于開關(guān)網(wǎng)絡(luò)-連接器-適配器結(jié)構(gòu)的測試接口設(shè)計(jì)方案,分析了各組成部分的結(jié)構(gòu)和功能,給出了硬件和軟件的具體實(shí)現(xiàn)方法。
介紹了計(jì)算機(jī)異步串行接口鍵盤的特殊設(shè)計(jì)要求和工作原理,結(jié)合開發(fā)過程,討論分析了89C51芯片的結(jié)構(gòu)、功能特點(diǎn)以及應(yīng)用中需要注意的問題,并給出了計(jì)算機(jī)串行接口鍵盤的硬件原理圖及軟件流程圖。
本文在現(xiàn)有技術(shù)基礎(chǔ)上,設(shè)計(jì)了基于LISB接口的室內(nèi)可見光無線接入電路。由于受到橋接芯片傳輸速率的限制,本系統(tǒng)的傳輸速率僅達(dá)到16Mbps。
研究了數(shù)字視頻廣播流的發(fā)射/接收系統(tǒng),基于DSP技術(shù)實(shí)現(xiàn)了0~8 Mbps的DVB流的發(fā)射和接收系統(tǒng),誤碼率低于10-7,詳細(xì)介紹了發(fā)射/接收系統(tǒng)數(shù)據(jù)處理原理,探討了相關(guān)系統(tǒng)硬件設(shè)計(jì)和軟件實(shí)現(xiàn)問題。
本文針對計(jì)算機(jī)外設(shè)通過通用串行總線(USB)接口接入問題,設(shè)計(jì)了USB總線的數(shù)據(jù)同步采集系統(tǒng),配以相應(yīng)USB接口驅(qū)動(dòng)程序,可實(shí)現(xiàn)各種計(jì)算機(jī)外設(shè)即插即用地接入。
根據(jù)藍(lán)牙規(guī)范v1.1對藍(lán)牙的HCI傳輸層進(jìn)行了簡單的介紹,并提出一套基于BlueCore2External芯片來實(shí)現(xiàn)USB接口的方案。
本文介紹了數(shù)字電視地面?zhèn)鬏攺V播中TS流在單載波(ATSC)調(diào)制器中的傳輸,詳細(xì)說明了ASI接口的轉(zhuǎn)化,論述了TS流速率與調(diào)制器凈數(shù)據(jù)率的速率匹配問題,并使用CY7B933、CY7C433和FPGA實(shí)現(xiàn)了TS流在調(diào)制器中的正常傳輸,最終給出了硬件設(shè)計(jì)結(jié)果。