www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀]1 引言振動(dòng)臺(tái)的作用之一是將被測(cè)物件置于振動(dòng)臺(tái)上測(cè)量其受迫振動(dòng)時(shí)的表現(xiàn),一般振動(dòng)臺(tái)的振動(dòng)是由振動(dòng)分析儀控制的,但是由于振動(dòng)臺(tái)體積形狀和考慮到成本等原因,不利于振動(dòng)分析儀的研發(fā),所以設(shè)計(jì)振動(dòng)模擬器對(duì)振動(dòng)分

1  引言

振動(dòng)臺(tái)的作用之一是將被測(cè)物件置于振動(dòng)臺(tái)上測(cè)量其受迫振動(dòng)時(shí)的表現(xiàn),一般振動(dòng)臺(tái)的振動(dòng)是由振動(dòng)分析儀控制的,但是由于振動(dòng)臺(tái)體積形狀和考慮到成本等原因,不利于振動(dòng)分析儀的研發(fā),所以設(shè)計(jì)振動(dòng)模擬器對(duì)振動(dòng)分析儀的研發(fā)有重要的現(xiàn)實(shí)意義。

振動(dòng)模擬器應(yīng)盡量對(duì)振動(dòng)臺(tái)的實(shí)際振動(dòng)情況進(jìn)行模擬。振動(dòng)臺(tái)本身的振動(dòng)將不可避免地受到噪聲的影響,導(dǎo)致它的振動(dòng)不一定是符合需求的振動(dòng)。所以要使振動(dòng)模擬器對(duì)振動(dòng)臺(tái)的實(shí)際振動(dòng)情況進(jìn)行模擬,就必需人為地在采樣信號(hào)中加入噪聲。而出于對(duì)振動(dòng)分析儀研發(fā)調(diào)試的需要,盡量將噪聲范圍處理成可控的,這樣便于調(diào)試振動(dòng)分析儀。

利用FPGA開發(fā)振動(dòng)模擬器研制開發(fā)費(fèi)用低,不承擔(dān)投片風(fēng)險(xiǎn),通過(guò)開發(fā)工具在計(jì)算機(jī)上完成設(shè)計(jì),電路設(shè)計(jì)周期短。所以本文采用FPGA實(shí)現(xiàn)振動(dòng)模擬器設(shè)計(jì),由ADC模塊接收調(diào)頻和調(diào)幅信號(hào),傳給FPGA模塊,F(xiàn)PGA由調(diào)頻信號(hào)計(jì)算出對(duì)應(yīng)的時(shí)鐘,且按此時(shí)鐘輸出經(jīng)調(diào)幅的數(shù)字正弦波,驅(qū)動(dòng)DAC輸出模擬的正弦波,最終和模擬的噪聲相疊加,實(shí)現(xiàn)對(duì)實(shí)際振動(dòng)臺(tái)的模擬。

2  原理框圖和基本設(shè)計(jì)思想

 

圖1 硬件原理框圖

振動(dòng)模擬器的原理框圖如圖1所示,圖中由ADC模塊分別接收調(diào)頻和調(diào)幅信號(hào)給FPGA模塊,F(xiàn)PGA模塊將串行的調(diào)頻和調(diào)幅信號(hào),經(jīng)串并轉(zhuǎn)換,分別變成一個(gè)16位的并行調(diào)頻信號(hào)和一個(gè)16位的并行調(diào)幅信號(hào)。FPGA輸出經(jīng)調(diào)頻調(diào)幅的數(shù)字的正弦波,并驅(qū)動(dòng)串行DAC(輸出理想信號(hào))輸出模擬的正弦波;用戶通過(guò)按鍵確定想要產(chǎn)生的噪聲的頻率范圍,F(xiàn)PGA經(jīng)計(jì)算得到滿足用戶要求的頻率,驅(qū)動(dòng)并行DAC(輸出噪聲),產(chǎn)生模擬 •的噪聲,經(jīng)電流電壓轉(zhuǎn)換后由同相求和電路將信號(hào)與噪聲相疊。

整個(gè)系統(tǒng)最終輸出0.1~5KHz的振動(dòng)信號(hào)和200KHz以下的振動(dòng)噪聲相疊的模擬量。

3  FPGA功能模塊介紹

3.1  芯片選擇

在本設(shè)計(jì)中,選用Altera 公司的Cyclone系列,型號(hào)是EP1C6Q240C8的芯片,PQFP封裝。這款芯片有240個(gè)引腳,其中用戶可用185個(gè)引腳。有5980個(gè)邏輯單元,32列20行邏輯陣列塊。有2個(gè)PLL鎖相環(huán),20個(gè)M4K的ROM,每塊ROM為4Kbit,可以另加1位奇偶校驗(yàn)位。

3.2  原理說(shuō)明

FPGA模塊接收2個(gè)ADS1100的芯片,經(jīng)串并轉(zhuǎn)換,得到調(diào)頻和調(diào)幅信號(hào)。

波形發(fā)生的基本原理是:對(duì)幅值是1的正弦波在一個(gè)周期內(nèi)的波形按1/200倍周期的時(shí)間間隔取200個(gè)點(diǎn),存儲(chǔ)這200個(gè)時(shí)間點(diǎn)所對(duì)應(yīng)的波形的幅度,存儲(chǔ)到FPGA的片內(nèi)ROM中。正弦波幅度表僅需200×16bit=3.2kbit的存儲(chǔ)空間,可用FPGA的一塊片內(nèi)ROM實(shí)現(xiàn)。通過(guò)查表法產(chǎn)生一系列的值,將這些值和調(diào)幅信號(hào)相乘就得到一系列的幅度值,即串行DAC的數(shù)字輸入,而這些幅度的輸出頻率是調(diào)頻信號(hào)值的200倍。類似的,利用FPGA一塊片內(nèi)ROM以存儲(chǔ)200KHz以下噪聲的正弦波幅度表(一個(gè)周期內(nèi)的波形按1/20倍周期的時(shí)間間隔取20個(gè)點(diǎn))。

調(diào)頻信號(hào)和調(diào)幅信號(hào)的分辨率16比特,輸出的正弦信號(hào)的分辨率是16比特。

4  AD、DA芯片與FPGA的接口

考慮到本系統(tǒng)需要較多的高頻時(shí)鐘,而若時(shí)鐘管理不當(dāng),則因DAC工作不穩(wěn)定會(huì)導(dǎo)致系統(tǒng)工作出錯(cuò);由于連線和邏輯單元的延遲作用,使輸出信號(hào)出現(xiàn)毛刺,產(chǎn)生冒險(xiǎn)現(xiàn)象。因此純粹依靠傳統(tǒng)的邏輯電路難以達(dá)到理想的性能要求,這時(shí)就必須依賴FPGA內(nèi)部的專用硬件電路PLL和引入高頻時(shí)鐘的方法產(chǎn)生無(wú)有害毛刺的同步時(shí)鐘輔助實(shí)現(xiàn)高性能的設(shè)計(jì)。

FPGA芯片和ADC、DAC芯片的接口電路原理圖如圖2所示。

 

圖2 FPGA與AD、DA芯片的接口電路

 

圖3 DAC8581 時(shí)序圖

 

圖4 DAC8581時(shí)序要求

4.1  FPGA對(duì)ADS1100芯片的控制

調(diào)頻和調(diào)幅信號(hào)使用同一款芯片:ADS1100,16位串行,I2C接口,在本設(shè)計(jì)中數(shù)據(jù)更新率是8SPS,電壓型輸出。此芯片僅可在從件模式下工作。ADS1100將模數(shù)轉(zhuǎn)換結(jié)果傳給FPGA模塊,由FPGA進(jìn)行串并轉(zhuǎn)換。

FPGA對(duì)ADS1100提供SCLK和SDA引腳,符合I2C協(xié)議。FPGA是主器件,在開始與ADS1100通信前先對(duì)SDA寫2個(gè)字節(jié),分別確定和哪個(gè)ADS1100進(jìn)行通信和對(duì)ADS1100的配置寄存器(configuration register)進(jìn)行寫以確定對(duì)其的操作模式。FPGA外接24MHz的晶振,經(jīng)分頻得到4MHz的時(shí)鐘,ADS1100按8SPS的數(shù)據(jù)更新率工作,F(xiàn)PGA探測(cè)數(shù)據(jù)線變化以產(chǎn)生SCLK時(shí)鐘信號(hào)賦給SCLK引腳。篇幅受限,I2C的FPGA實(shí)現(xiàn)不一一贅述。

4.2  FPGA對(duì)DAC8581芯片的控制

信號(hào)輸出使用芯片DAC8581,16位串行,SPI接口,在本設(shè)計(jì)中最高數(shù)據(jù)更新率是1.8MHz,電壓輸出。DAC8581接收從FPGA傳送過(guò)來(lái)的串行數(shù)據(jù),將其進(jìn)行數(shù)模轉(zhuǎn)換,產(chǎn)生振動(dòng)信號(hào),模擬實(shí)際振動(dòng)臺(tái)的理想振動(dòng)情況。

FPGA中,由PLL倍頻得到36MHz的時(shí)鐘提供給DAC8581的SCLK引腳。由調(diào)頻信號(hào)計(jì)算得到串行DAC的數(shù)據(jù)更新率,按此頻率更新串行DAC的數(shù)字輸入。由同一個(gè)PLL倍頻得到240MHz的時(shí)鐘捕捉將由DAC處理的數(shù)字輸入信號(hào)和SCLK引腳信號(hào)的跳變沿,從而產(chǎn)生DAC8581的CS片選信號(hào)。

數(shù)據(jù)data一旦準(zhǔn)備好,賦給register,240MHz時(shí)鐘探測(cè)到第一次SCLK上升沿,就拉低CS片選,第二次探測(cè)到SCLK上升沿時(shí)已經(jīng)至少是下一個(gè)240MHz的上升沿了,從而滿足Tlead(見圖3、圖4)參數(shù)的要求。CS低時(shí),一旦240MHz時(shí)鐘探測(cè)到SCLK下降沿,將register的最高位數(shù)據(jù)賦給SDA,將register左移一位,SDA保持不變,直到下一個(gè)SCLK下降沿。當(dāng)捕捉到SCLK的第17個(gè)下降沿時(shí),將CS拉高。由此即可滿足以上的圖3、圖4對(duì)時(shí)序的要求。

4.3  FPGA對(duì)DAC8820芯片的控制

DAC8820產(chǎn)生振動(dòng)噪聲。16位并行,最高數(shù)據(jù)更新率4MHz,是電流輸出型。本系統(tǒng)設(shè)有2個(gè)用戶按鍵,分別表示產(chǎn)生40KHz~100KHz,100KHz~200KHz的噪聲頻率范圍,F(xiàn)PGA接收按鍵信號(hào)確定噪聲的頻率范圍,在此頻率范圍內(nèi)產(chǎn)生一個(gè)隨機(jī)頻率,由此計(jì)算得到DAC8820的數(shù)據(jù)更新率,F(xiàn)PGA按此頻率準(zhǔn)備數(shù)據(jù)以更新并行DAC的數(shù)字輸入。由DAC8820將其進(jìn)行數(shù)模轉(zhuǎn)換,模擬實(shí)際振動(dòng)臺(tái)在可能受到外界各種干擾信號(hào)后產(chǎn)生的噪聲情況。

 

圖5 DAC8820外部電流電壓轉(zhuǎn)換電路

DAC8820的引腳WR(低有效)是將16位數(shù)據(jù)加載到輸入寄存器;LDAC(高有效)是將數(shù)據(jù)從輸入寄存器加載到DAC寄存器;但是若將同一信號(hào)同時(shí)賦給WR和LDAC,則可在下降沿將16位數(shù)據(jù)加載到輸入寄存器,在上升沿將數(shù)據(jù)從輸入寄存器加載到DAC輸出。

由FPGA將24MHz的晶振時(shí)鐘分頻得到數(shù)據(jù)更新率,由此得到的時(shí)鐘信號(hào)經(jīng)高頻時(shí)鐘同步賦給DAC8820的WR和LDAC。由于DAC8820是電流輸出的,所以將電流輸出經(jīng)過(guò)OPA277電流電壓轉(zhuǎn)換輸出,見圖5。圖中的C1是補(bǔ)償電容,其作用是防止增益峰值的出現(xiàn)。

5  結(jié)論

綜上,此振動(dòng)模擬器的調(diào)頻信號(hào)的分辨率是16比特,可產(chǎn)生0 ~5kHz的清晰信號(hào),所以頻率精度可達(dá)到0.076Hz,并可與200KHz以下的確定頻率范圍的隨機(jī)噪聲進(jìn)行合成,輸出信號(hào)幅度分辨率可達(dá)16比特,而且噪聲的頻率范圍是可控的。

本文作者創(chuàng)新點(diǎn):充分利用了FPGA可現(xiàn)場(chǎng)編程的特點(diǎn),給讀者提供了一個(gè)實(shí)施簡(jiǎn)單,成本低,可按用戶需求靈活改變,且易升級(jí)的振動(dòng)模擬器的設(shè)計(jì)方案;且對(duì)有特殊要求的信號(hào)發(fā)生器的設(shè)計(jì)有一定借鑒意義。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來(lái)越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來(lái)什么神奇效果呢?原來(lái),F(xiàn)PGA擁有大量的可編程邏輯資源,相對(duì)于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無(wú)法比擬的;同時(shí)...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬(wàn)象,我們今天來(lái)看看在音樂科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強(qiáng)大的產(chǎn)品可降低信號(hào)噪音并提高分辨率與動(dòng)態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來(lái)有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類計(jì)算機(jī)的ICMP(ping)命令, 某類計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識(shí)別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國(guó)外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國(guó)產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國(guó)產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對(duì)溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過(guò)程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個(gè)綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過(guò)FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計(jì)的第九例啦?。。”纠龑⒔榻B如何使用FPGA驅(qū)動(dòng)OLED屏幕,并在接下來(lái)的幾例中,配合其它模塊,進(jìn)行一些有趣的綜合實(shí)驗(yàn)。由于使用的OLED屏是IIC接口的,對(duì)IIC接口不是很清楚的,可以參考第五例的設(shè)計(jì)...

關(guān)鍵字: FPGA OLED屏幕

這是FPGA之旅設(shè)計(jì)的第十例啦,在上一例中,已經(jīng)成功驅(qū)動(dòng)了OLED屏幕,本例將結(jié)合上一例,以及第四例多bytes串口通信做一個(gè)有趣的例程。

關(guān)鍵字: FPGA OLED屏 串口

模擬

31144 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉