www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀] 隨著數(shù)據(jù)轉(zhuǎn)換器的速度和分辨率不斷提升,對(duì)具有更低相位噪聲的更高頻率采樣時(shí)鐘源的需求也在不斷增長(zhǎng)。時(shí)鐘輸入面臨的積分相位噪聲(抖動(dòng))是設(shè)計(jì)師在設(shè)計(jì)蜂窩基站、軍用雷達(dá)系統(tǒng)和要求高速和高性能時(shí)鐘信號(hào)的其他設(shè)計(jì)

 隨著數(shù)據(jù)轉(zhuǎn)換器的速度和分辨率不斷提升,對(duì)具有更低相位噪聲的更高頻率采樣時(shí)鐘源的需求也在不斷增長(zhǎng)。時(shí)鐘輸入面臨的積分相位噪聲(抖動(dòng))是設(shè)計(jì)師在設(shè)計(jì)蜂窩基站、軍用雷達(dá)系統(tǒng)和要求高速和高性能時(shí)鐘信號(hào)的其他設(shè)計(jì)時(shí)面臨的眾多性能瓶頸之一。普通系統(tǒng)有多個(gè)低頻噪聲信號(hào),PLL可將其上 變頻至更高頻率,以便為這些器件提供時(shí)鐘。單個(gè)高頻PLL可以解決頻率轉(zhuǎn)換問(wèn)題,但很難設(shè)計(jì)出環(huán)路帶寬足夠低,從而能夠?yàn)V除高噪聲參考影響的PLL。搭載低頻高性能VCO/VCXO和低環(huán)路帶寬的PLL可以清除高噪聲參考,但無(wú)法提供高頻輸出。高速和噪聲過(guò)濾可以通過(guò)結(jié)合兩個(gè)PLL同時(shí)實(shí)現(xiàn):先是一個(gè)低頻窄環(huán)路帶寬器件(用于清除抖動(dòng)),其后是一個(gè)環(huán)路帶寬較寬的高頻器件。

有些現(xiàn)代雙環(huán)路模擬PLL集成于單個(gè)芯片之上,允許設(shè)計(jì)師減少低頻參考抖動(dòng),同時(shí)還能提供高頻、低相位噪聲輸出。這就節(jié)省了寶貴的PCB電路板面積,而且允許要求不同頻率的多個(gè)器件以同一相位對(duì)齊源為時(shí)鐘源。

AD9523、AD9523-1和AD95244時(shí)鐘發(fā)生器(如圖1所示)由兩個(gè)串聯(lián)模擬PLL構(gòu)成。第一個(gè)PLL (PLL1)清除參考抖動(dòng), 第二個(gè)PLL (PLL2)生成高頻相位對(duì)齊輸出。PLL2也可生成高基頻,再以此為基礎(chǔ)衍生出各種低頻。PLL1使用一個(gè)外部低 頻VCXO和一個(gè)部分嵌入式三階環(huán)路濾波器來(lái)構(gòu)成一個(gè)PLL, 其環(huán)路帶寬范圍為30 Hz至100 Hz。該環(huán)路的帶寬直接影響 將傳播至輸出的參考輸入相位噪聲量。 PLL2使用一個(gè)內(nèi)部高速VCO(中心頻率為3.8 GHz,AD9523-1 為3 GHz)和一個(gè)部分嵌入式三階環(huán)路濾波器,其額定環(huán)路帶寬約為500 kHz。 該內(nèi)部VCO的帶寬和相位噪聲會(huì)直接影響整體輸出的寬帶相 位噪聲。

圖1:AD9523-1的功能框圖

許多工程師把雙環(huán)路PLL當(dāng)作頻率轉(zhuǎn)換器,可減少固定量的參考輸入抖動(dòng),但更加準(zhǔn)確的做法是將其視為低相位噪聲頻率轉(zhuǎn)換器,其性能受到各個(gè)PLL的環(huán)路帶寬以及VCO/VCXO的相位噪聲曲線的影響。

ADIsimCLK仿真工具為確定參考相位噪聲對(duì)雙環(huán)路PLL輸出 相位噪聲的影響提供了一種簡(jiǎn)便的方法。本例使用ADIsimCLK來(lái)模擬高噪聲參考對(duì)AD9523-1整體相位噪聲的影響。圖2所示為一個(gè)仿真122.88 MHz參考輸入的典型相位噪聲曲線。

圖2:122.88 MHz時(shí)的參考相位噪聲曲線

PLL1依賴高性能VCXO和低環(huán)路帶寬來(lái)衰減參考相位噪聲, 從而允許VCXO的相位噪聲占據(jù)主導(dǎo)地位。本例采用一個(gè)Crystek CVHD-950 VCXO來(lái)生成與參考輸入相同的輸出頻率。 這幅圖直接比較了PLL1 輸出端出現(xiàn)的參考相位噪聲量。圖3對(duì)Crystek CVHD-950 VCXO的相位噪聲曲線與參考輸入相位噪聲進(jìn)行了比較。

圖3:122.88 MHz時(shí)的Crystek CVHD-950相位噪聲曲線

圖4和表1所示為ADIsimCLK配置參數(shù),這些參數(shù)用來(lái)仿真針對(duì)圖3所示參考輸入和PLL1 VCXO相位噪聲曲線, AD9523-1的PLL1輸出相位噪聲響應(yīng)情況。表2所示為ADIsimCLK在這些設(shè)置下生成的PLL1環(huán)路濾波器值。

圖4:ADIsimCLK v1.5中的AD9523-1配置

表1:PLL1配置參數(shù)

表2:ADIsimCLK產(chǎn)生的 PLL1環(huán)路濾波器元件值

圖5展示的是通過(guò)ADIsimCLK生成的PLL1在122.88 MHz條 件下的仿真輸出(實(shí)線),以及高噪聲 122.88 MHz參考頻率 的原始相位噪聲曲線(虛線)。請(qǐng)注意,PLL1的輸出相位噪 聲遠(yuǎn)遠(yuǎn)低于原始參考輸入相位噪聲。PLL1的環(huán)路帶寬會(huì)顯著 衰減參考頻率的相位噪聲,使VCXO的低相位噪聲曲線可以 在30 Hz環(huán)路濾波器截止頻率之后占據(jù)主導(dǎo)地位。如果參考相 位噪聲在全部偏移頻率上都在增加,則輸出相位噪聲將只會(huì)隨PLL1環(huán)路帶寬而增加。

圖5:采用高抖動(dòng)參考頻率的PLL1輸出相位噪聲

圖6和圖7展示的是AD9523-1 PLL1輸出,其相位噪聲比圖2中的高噪聲參考頻率分別高出6 dB和12 dB。 在頻偏約20 kHz以外,PLL1的輸出相位噪聲由其環(huán)路設(shè)置和VCXO的性能所主導(dǎo)。因此,由于積分范圍始于20 kHz失調(diào),抖 動(dòng)性能只會(huì)略微變化,盡管參考輸入相位噪聲會(huì)增加12 dB。 這是在設(shè)計(jì)時(shí)使PLL1具備低環(huán)路帶寬并使用低相位噪聲VCXO帶來(lái)的直接結(jié)果。必須使用具有低KVCO的低頻、高性能VCXO來(lái)形成足夠低的PLL1環(huán)路帶寬,以便實(shí)現(xiàn)抖動(dòng)的清除。

圖6:采用各種參考頻率的PLL1輸出相位噪聲

圖7:采用各種參考頻率的PLL1輸出相位噪聲(放大圖)

PLL1的低相位噪聲輸出充當(dāng)PLL2的參考頻率,以形成相位 對(duì)齊、頻率更高的輸出。PLL2含有一個(gè)內(nèi)部VCO(其中心頻率為3 GHz), 最高支持1 GHz的輸出頻率。為了比較高噪聲輸入?yún)⒖碱l率和AD9523系列器件 的整體相位噪聲,需要在122.88 MHz下考察所得到的相位噪聲(FVCO除以24)。注意,PLL2的輸出一般用于頻率轉(zhuǎn)換或高頻 輸出。表3所示為輸入ADIsimCLK的PLL2配置參數(shù)。表4所示為ADIsimCLK在這些設(shè)置下生成的PLL2環(huán)路濾波器值。

表3:PLL2配置參數(shù)

表4:來(lái)自ADIsimCLK的PLL2環(huán)路濾波器元件值

圖8和圖9對(duì)各參考輸入相位噪聲與通過(guò)ADIsimCLK仿真得到的AD9523-1輸出相位噪聲結(jié)果進(jìn)行了比較。請(qǐng)注意10 kHz和1 MHz之間增加的相位噪聲基底。這是因?yàn)镻LL2的內(nèi)部VCO相位噪聲的關(guān)系。

圖8:采用各種參考頻率的PLL2輸出相位噪聲

圖9:采用各種參考頻率的PLL2輸出相位噪聲(放大圖)

PLL2中的內(nèi)部VCO相位噪聲在大約頻偏為5 kHz之后足夠 高,會(huì)開始主導(dǎo)器件的總輸出相位噪聲。在頻偏5 kHz區(qū)域之 后,增加的參考相位噪聲對(duì)輸出相位噪聲的影響很小。

結(jié)論

PLL1的抖動(dòng)清除功能可以防止多數(shù)參考輸入相位噪聲到達(dá)PLL2。高噪聲參考輸入確實(shí)會(huì)影響近載波相位噪聲(頻偏10kHz以下),但器件的總輸出抖動(dòng)是由器件的性能而非參考頻率的性能所主導(dǎo)的。對(duì)于積分抖動(dòng)計(jì)算值處于12 kHz至20 MHz之間的情況,輸出抖動(dòng)很可能相同,不受輸入抖動(dòng)的影 響。真正的性能指標(biāo)不是聲稱雙環(huán)路模擬PLL可以衰減多少抖動(dòng),而是它會(huì)產(chǎn)生多少抖動(dòng)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

相位噪聲伴隨產(chǎn)生任何真實(shí)的正弦信號(hào)。你可以把它看作是數(shù)字的模擬等價(jià)物?顫抖。振動(dòng)是由正方形波上升和下降邊緣的理想位置的偏差而產(chǎn)生的,它可以在時(shí)域中量化為以秒或其他時(shí)間單位測(cè)量的尖峰到尖峰或RMS振動(dòng)。

關(guān)鍵字: 相位噪聲 RMS振動(dòng)

在現(xiàn)代電子系統(tǒng)中,時(shí)鐘信號(hào)的穩(wěn)定性和精確性對(duì)于系統(tǒng)性能至關(guān)重要。隨著數(shù)據(jù)轉(zhuǎn)換器的速度和分辨率不斷提高,對(duì)高頻、低相位噪聲的時(shí)鐘源需求日益增長(zhǎng)。尤其是在蜂窩基站、軍用雷達(dá)系統(tǒng)和其他需要高速、高性能時(shí)鐘信號(hào)的應(yīng)用中,時(shí)鐘發(fā)生...

關(guān)鍵字: 時(shí)鐘信號(hào) 雙環(huán)路 數(shù)據(jù)轉(zhuǎn)換器

本文展示了我自己使用并推薦給其他人的運(yùn)算放大器環(huán)路穩(wěn)定性分析方法的優(yōu)勢(shì)。除了環(huán)路增益 (Aol β) 相位裕度之外,該方法還著眼于開環(huán)增益 (Aol) 和反向反饋因子 (1/β) 曲線的行為和閉合速率。

關(guān)鍵字: 運(yùn)算放大器 雙環(huán)路 增益

一直以來(lái),頻譜分析儀都是大家的關(guān)注焦點(diǎn)之一。因此針對(duì)大家的興趣點(diǎn)所在,小編將為大家?guī)?lái)頻譜分析儀的相關(guān)介紹,詳細(xì)內(nèi)容請(qǐng)看下文。

關(guān)鍵字: 頻譜分析儀 相位噪聲 分析儀

為實(shí)現(xiàn)高信噪比(SNR),ADC的孔徑抖動(dòng)必須很低。目前可提供孔徑抖動(dòng)低至60fsrms的ADC(AD944514位125MSPS和AD944616位100MSPS)。為了避免降低ADC的性能,必須采用抖動(dòng)極低的采樣時(shí)鐘...

關(guān)鍵字: 振蕩器 相位噪聲 RMS 晶體振蕩器

摘要:傳輸設(shè)備經(jīng)歷了幾代更新,已逐步完成了模擬設(shè)備到PDH設(shè)備和SDH設(shè)備的過(guò)渡。SDH有許多PDH設(shè)備所不能比擬的優(yōu)點(diǎn),但也存在一些缺陷,比如指針調(diào)整引起的抖動(dòng)。由于傳輸設(shè)備的抖動(dòng)對(duì)通信質(zhì)量至關(guān)重要,文中通過(guò)理論分析,...

關(guān)鍵字: SDH數(shù)字設(shè)備 相位噪聲 抖動(dòng)測(cè)量 通信

目前對(duì)帶寬的需求呈爆炸式增長(zhǎng),從而將載波頻率推高至幾十千兆赫。在這些高頻率下,客戶可使用更高的帶寬,不必?fù)?dān)心頻譜過(guò)度擁擠。但是,隨著頻率增加,針對(duì)這些器件和頻率的儀器儀表解決方案就會(huì)變得極其復(fù)雜。這是因?yàn)閮x器儀表解決方案...

關(guān)鍵字: 轉(zhuǎn)換環(huán)路 集成 相位噪聲

在這篇文章中,小編將對(duì)頻譜分析儀的測(cè)量對(duì)象和頻譜分析儀的4個(gè)性能指標(biāo)的相關(guān)內(nèi)容和情況加以介紹。

關(guān)鍵字: 頻譜分析儀 THD 相位噪聲

市場(chǎng)對(duì)更高帶寬和更高數(shù)據(jù)速率的需求日益增加,系統(tǒng)頻率和調(diào)制速率要求不斷提高。

關(guān)鍵字: 微波頻率合成器 相位噪聲 adi

PLL和TDA7010T的無(wú)線收發(fā)系統(tǒng)設(shè)計(jì)   摘要:設(shè)計(jì)一種基于PLL和TDA7010T的無(wú)線收發(fā)系統(tǒng)。該系統(tǒng)由發(fā)射電路、接收電路和控制電路3部分組成。發(fā)射電路采用FM和FSK調(diào)制方式,用鎖相環(huán)(

關(guān)鍵字: pll tda701
關(guān)閉