www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 智能硬件 > 智能硬件
[導(dǎo)讀]吉比特媒體獨(dú)立接口是一種以太網(wǎng)接口,簡(jiǎn)稱GMII(Gigabit Media Independent Interface)。簡(jiǎn)化的吉比特媒體獨(dú)立接口稱為RGMII

  吉比特媒體獨(dú)立接口是一種以太網(wǎng)接口,簡(jiǎn)稱GMII(Gigabit Media Independent Interface)。簡(jiǎn)化的吉比特媒體獨(dú)立接口稱為RGMII(Reduced Gigabit Media Independent Interface)。采用RGMII的目的是降低電路成本,使實(shí)現(xiàn)這種接口的器件的引腳數(shù)從22個(gè)減少到12個(gè)。本文主要介紹用萊迪思半導(dǎo)體公司的LatticeXP FPGA實(shí)現(xiàn)RGMII至GMII的雙向橋接功能,能在RGMII和GMII之間雙向傳送數(shù)據(jù)。

  LatticeXP將低成本的FPGA結(jié)構(gòu)和非易失、可無限重構(gòu)的ispXP(eXpanded Programmability:拓展了的可編程性)技術(shù)結(jié)合起來,能實(shí)現(xiàn)瞬時(shí)上電和單芯片應(yīng)用,還具備出色的安全性。LatticeXP提供了一種用于替代基于SRAM的FPGA和與之相關(guān)的引導(dǎo)存儲(chǔ)器的低成本選擇方案。由于新的LatticeXP器件采用了130納米閃存硅處理工藝、優(yōu)化的器件結(jié)構(gòu)和專有的電路設(shè)計(jì),其芯片尺寸比萊迪思過去的非易失FPGA降低了80%以上。

  LatticeXP器件采用ispXP技術(shù),該技術(shù)將SRAM和非易失的閃存結(jié)合起來,使FPGA同時(shí)具備了非易失性和無限可重構(gòu)性。非易失的可無限重構(gòu)FPGA,連同其瞬時(shí)上電的操作性能和安全的單芯片解決方案,有了這樣一種FPGA,用戶就可以同時(shí)獲得SRAM的無限可重構(gòu)性和非易失性的眾多優(yōu)點(diǎn)。

  LatticeXP FPGA器件結(jié)構(gòu)的主要特點(diǎn)如下:

  ● 以易于綜合的工業(yè)標(biāo)準(zhǔn)四輸入查找表(LUT)邏輯塊為基礎(chǔ)結(jié)構(gòu)。

  ● 只有25%的邏輯塊包含分布式內(nèi)存,這一優(yōu)化既滿足了大多數(shù)用戶對(duì)少量分布式內(nèi)存的需求,又降低了成本。

  ● 由于器件擁有sysCLOCK鎖相環(huán)(PLL)和內(nèi)嵌模塊RAM(EBR),用戶可將這些功能集成在FPGA中,無需采用離散元器件,進(jìn)一步降低了成本。

   ● 先進(jìn)的sysI/O緩沖器支持LVCMOS、LVDS、LVTTL、PCI以及SSTL和HSTL等標(biāo)準(zhǔn),便于輕松高效地連接業(yè)界最流行的總線標(biāo)準(zhǔn)。萊迪思精心選擇了這些標(biāo)準(zhǔn),以最大程度地拓展應(yīng)用范圍并減小芯片面積。

  ● LatticeXP器件中有專門用來簡(jiǎn)化DDR存儲(chǔ)器接口的電路,為這類FPGA提供高性能、一體化、信號(hào)完整性和易于設(shè)計(jì)的特性。

  LatticeXP器件結(jié)構(gòu)如圖1所示,器件的中間是邏輯塊陣列,器件的四周是可編程I/O單元(Program I/O Cell,簡(jiǎn)稱PIC)。在邏輯塊的行之間分布著嵌入式RAM塊(sysMEM Embedded Block RAM,簡(jiǎn)稱EBR)。

  PFU陣列的左邊和右邊,有非易失存儲(chǔ)器塊。在配置模式,通過IEEE 1149.1口或sysCONFIG外部口對(duì)非易失存儲(chǔ)器塊編程。上電時(shí),配置數(shù)據(jù)從非易失存儲(chǔ)器塊傳送至配置SRAM。采樣這種技術(shù),就不再需要昂貴的外部配置存儲(chǔ)器,設(shè)計(jì)沒有未經(jīng)許可的讀回風(fēng)險(xiǎn)。數(shù)據(jù)從配置數(shù)據(jù)經(jīng)寬總線從非易失存儲(chǔ)器塊傳送至配置SRAM,這個(gè)過程只有數(shù)毫秒時(shí)間,提供了能容易地與許多應(yīng)用接口的瞬時(shí)上電能力。

       器件中有兩種邏輯塊:可編程功能單元(Programmable Function Unit,簡(jiǎn)稱PFU);無RAM的可編程功能單元(Programmable Function Unit without RAM,簡(jiǎn)稱PFF)。PFU包含用于邏輯、算法、RAM/ROM和寄存器的積木塊。PFF包含用于邏輯、算法、ROM的積木塊。優(yōu)化的PFU和PFF能夠靈活、有效地實(shí)現(xiàn)復(fù)雜設(shè)計(jì)。器件中每行為一種類型的積木塊,每三行PFF間隔就有一行PFU。

       每個(gè)PIC塊含有兩個(gè)具有sysIO接口的PIO對(duì)。器件左邊和右邊的PIO對(duì)可配置成LVDS發(fā)送、接收對(duì),sysMEM EBR是大的專用快速存儲(chǔ)器塊,可用于配置成RAM或ROM。PFU、PFF、PIC和EBR塊以行和列的形式分布呈二維網(wǎng)格狀,如圖1所示。這些塊與水平的和垂直的布線資源相連。軟件的布局、布線功能會(huì)自動(dòng)地分配這些布線資源。系統(tǒng)時(shí)鐘鎖相環(huán)(PLL)在含有系統(tǒng)存儲(chǔ)器塊行的末端,這些PLL具有倍頻、分頻和相移功能,用于管理時(shí)鐘的相位關(guān)系。每個(gè)LatticeXP器件提供多達(dá)4個(gè)PLL。該系列中每個(gè)器件都帶有內(nèi)部邏輯分析儀(ispTRACY)的JTAG口。系統(tǒng)配置端口允許串行或者并行器件配置。LatticeXP器件能工作于3.3V、2.5V、1.8V和1.2V的電壓,易于集成至整個(gè)系統(tǒng)。

橋接吉比特媒體獨(dú)立接口

  這個(gè)設(shè)計(jì)的主要功能為:

  ●        GMII至RGMII的數(shù)據(jù)橋接

  ●        RGMII至GMII的數(shù)據(jù)橋接

  ●        LatticeXP工作頻率>125MHz

  ●        采用LatticeXP中的HSTL I/O

  RGMII至GMII的橋接以雙倍數(shù)據(jù)率(DDR)傳送數(shù)據(jù)。雙倍數(shù)據(jù)率允許在時(shí)鐘的上升沿和下降沿傳送數(shù)據(jù),因此使數(shù)據(jù)吞吐量增加了一倍。LatticeXP FPGA的每個(gè)PIO都有I/O移位寄存器,對(duì)它們編程使得在時(shí)鐘的兩個(gè)邊沿傳送數(shù)據(jù)。使實(shí)現(xiàn)這種接口的器件的引腳數(shù)從22個(gè)減少到12個(gè)。電路的框圖如圖2所示。RGMII器件和GMII器件在LatticeXP器件的兩邊。

 

  圖中tx_clk為發(fā)送時(shí)鐘。txd[7:0]從GMII器件傳送數(shù)據(jù)。td[3:0]傳送數(shù)據(jù)至RGMII器件,傳送3:0在發(fā)送時(shí)鐘txclk的上升沿。傳送7:4在發(fā)送時(shí)鐘txclk的下降沿。tx_ctl是控制信號(hào),用于傳送其它的Tx信號(hào)到RGMII。tx_en傳送使能信號(hào),高電平有效。tx_er傳送數(shù)據(jù)出錯(cuò)信號(hào),。rx_clk為接收時(shí)鐘。rd[3:0]為來自RGMII器件的接收數(shù)據(jù)輸入端,位3:0在接收時(shí)鐘rx_clk的上升沿,位7:4在接收時(shí)鐘rx_clk的下降沿。rxd[7:0]接收數(shù)據(jù)輸出至GMII器件。rx_dv是接收數(shù)據(jù)使能信號(hào),高電平有效。rx_er接收數(shù)據(jù)出錯(cuò)信號(hào),高電平有效。傳送數(shù)據(jù)和接收數(shù)據(jù)的時(shí)序波形分別如圖3和圖4所示。

  

  數(shù)據(jù)和控制信息的復(fù)用是利用了時(shí)鐘信號(hào)的兩個(gè)邊沿,在時(shí)鐘信號(hào)的上升沿發(fā)送低4位,在時(shí)鐘信號(hào)的下降沿發(fā)送高4位。正是采用LatticeXP FPGA的特性,能夠以 雙倍數(shù)據(jù)率傳送數(shù)據(jù),實(shí)現(xiàn)RGMII與GMII的橋接功能。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢(shì)抑制與過流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問題卻十分常見,不僅增加了維護(hù)成本,還影響了用戶體驗(yàn)。要解決這一問題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車場(chǎng)照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢(shì)逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對(duì)周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉