www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)。

  作者Email: smz_wxd@sohu.com

    1.引言
 
    DFT及其快速算法FFT是信號(hào)處理領(lǐng)域的核心組成部分。FFT算法多種多樣,按數(shù)據(jù)組合方式不同一般分時(shí)域和頻域,按數(shù)據(jù)抽取方式的不同又可分為基2,基4等。各算法的優(yōu)缺點(diǎn)視不同的制約因素而不同。FFT的實(shí)現(xiàn)方法也多種多樣,可以用軟件實(shí)現(xiàn),也可以用硬件實(shí)現(xiàn),用軟件在PC機(jī)或工作站上實(shí)現(xiàn)則計(jì)算速度很慢。一般多結(jié)合具體系統(tǒng)用硬件實(shí)現(xiàn)。例如用單片機(jī)或DSP實(shí)現(xiàn)。但是速度仍然很慢,難以與快速的A/D器件匹配。在雷達(dá)信號(hào)處理領(lǐng)域主要追求的目標(biāo)是速度,即實(shí)時(shí)性的要求非常高。針對(duì)這種快速信號(hào)處理的要求及FPGA器件的特點(diǎn),本文采用的是一種基2固定幾何結(jié)構(gòu)的FFT算法。采用的是Altera公司推出的最新器件Stratix來(lái)做硬件仿真。Stratix器件是一款采用高性能結(jié)構(gòu)體系的PLD器件。它結(jié)合了強(qiáng)大內(nèi)核性能,大存儲(chǔ)帶寬,數(shù)字信號(hào)處理(DSP)功能,高速I/O性能和模塊化設(shè)計(jì)與一體的PLD。其內(nèi)嵌的DSP模塊具有很高的乘法運(yùn)算速度。在用VHDL編程時(shí)可以用MegaWizard的方法指定用DSP模塊生成乘法器,用這種乘法器來(lái)做蝶形,用多個(gè)蝶形來(lái)構(gòu)成FFT運(yùn)算級(jí),通過(guò)循環(huán)即可實(shí)現(xiàn)FFT核心運(yùn)算的并行化。用Altera公司的Quartus軟件做邏輯分析和波形分析。Quartus軟件具有很強(qiáng)的硬件仿真和邏輯分析功能,它可將用VHDL編寫的硬件描述綜合到FPGA中。

    2.算法介紹

    為了說(shuō)明問(wèn)題的方便,下面以基2,八點(diǎn)FFT為例加以說(shuō)明。傳統(tǒng)的基2變幾何結(jié)構(gòu)算法如下(圖一):箭頭上的數(shù)字代表旋轉(zhuǎn)因子 中的k。圖中輸入采用的是按碼位顛倒的順序排放的。輸出是自然順序。這種結(jié)構(gòu)的特點(diǎn)是每個(gè)蝶形的輸出數(shù)據(jù)仍然放在原來(lái)的輸入的數(shù)據(jù)存儲(chǔ)單元內(nèi),這樣只需要2N個(gè)存儲(chǔ)單元(FFT中的數(shù)據(jù)是復(fù)數(shù)形式,每點(diǎn)需要兩個(gè)單元存儲(chǔ))。其缺點(diǎn)是不同級(jí)的同一位置蝶形的輸入數(shù)據(jù)的尋址不固定,難以實(shí)現(xiàn)循環(huán)控制。用FPGA編程時(shí)難以并行實(shí)現(xiàn),數(shù)據(jù)處理速度慢。當(dāng)FFT的點(diǎn)數(shù)增加時(shí)更是如此。通過(guò)觀察傳統(tǒng)結(jié)構(gòu)的FFT算法可以發(fā)現(xiàn),如果將第一級(jí)中間的兩個(gè)蝶形交換,則可以得到如下結(jié)構(gòu)(圖二):

    對(duì)此結(jié)構(gòu)進(jìn)行進(jìn)一步的變換,將第二級(jí)的輸出不送回原處而是將其存儲(chǔ)起來(lái)并按順序存放,則第三級(jí)中間的兩個(gè)蝶形跟著調(diào)換,并把輸入按順序排列,就變成了如下(圖三)所示的固定結(jié)構(gòu)的FFT了。在蝶形變換的同時(shí),其旋轉(zhuǎn)因子也跟著調(diào)換。


  出數(shù)據(jù)的順序是不變的,因此每級(jí)幾何結(jié)構(gòu)是固定的。用這種結(jié)構(gòu)尋址方便,易于用FPGA編程,實(shí)現(xiàn)內(nèi)部并行的FFT硬件結(jié)構(gòu),從而明顯加快FFT的運(yùn)算速度。

    3.FPGA硬件實(shí)現(xiàn)

    FPGA器件的特點(diǎn)是可用硬件描述語(yǔ)言對(duì)其進(jìn)行靈活編程。利用FPGA廠商提供的軟件可仿真硬件的功能。使硬件設(shè)計(jì)如同軟件設(shè)計(jì)一樣靈活方便??s短了系統(tǒng)研發(fā)周期。利用JTAG接口可對(duì)其進(jìn)行ISP(In System Programmable 在系統(tǒng)編程)提高了系統(tǒng)的靈活性。隨著芯片集成度的提高,單片F(xiàn)PGA內(nèi)不僅擁有大量的邏輯單元而且還能集成RAM,ROM,I/O及DSP塊等。從而使SOC(System On_a_Chip 片上系統(tǒng))成為現(xiàn)實(shí)。本文采用的是Altera公司的Stratix系列芯片的EP1s25。用Altera公司的QuartusII2.0軟件做硬件仿真和邏輯分析。并將輸出結(jié)果與Matlab仿真結(jié)果進(jìn)行了比較。系統(tǒng)框圖如下(圖四):

    代碼用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)。本系統(tǒng)的結(jié)構(gòu)特點(diǎn)是:1。為提高數(shù)據(jù)精度,系統(tǒng)全部用16位寬。用data_array,write_array和fly_array三個(gè)數(shù)組實(shí)現(xiàn)了內(nèi)核的并行處理,可在10個(gè)時(shí)鐘周期內(nèi)算完32點(diǎn)復(fù)FFT。時(shí)鐘周期為25納秒,因此32點(diǎn)FFT只需250納秒。2。實(shí)現(xiàn)了數(shù)據(jù)的流水輸入輸出。在計(jì)算第i組數(shù)據(jù)的同時(shí),第i-1組的數(shù)據(jù)FFT結(jié)果正在串行輸出,第i+1組的數(shù)據(jù)則正在串行輸入。因?yàn)閮?nèi)核計(jì)算是并行的,速度快,所以可以有很高的串行輸入。本系統(tǒng)的A/D采樣頻率可達(dá)200MHz。仿真所用的信號(hào)是:

    x(t)= (0.5*sin(2*n*pi/4.7)+0.5*sin(2*n*pi/16.3)+0.1*rand(1,32))*1000

    輸入數(shù)據(jù)為32點(diǎn)復(fù)數(shù),系統(tǒng)仿真波形如下(局部):

    用FPGA輸出的FFT的結(jié)果(圖六)和用Matlab計(jì)算的FFT理論結(jié)果(圖七),其頻譜如下:

此信號(hào)是由兩個(gè)正弦波疊加一個(gè)隨機(jī)函數(shù)構(gòu)成的。信噪比為14db。為切合工程實(shí)際,仿真信號(hào)采用的是實(shí)信號(hào),其頻譜具有對(duì)稱性,因此圖中只取32點(diǎn)仿真結(jié)果的一半即16點(diǎn)便可。

    4.結(jié)論

    通過(guò)比較可以看出仿真結(jié)果與理論值吻合的很好。Altera公司采用傳統(tǒng)結(jié)構(gòu)的FFT算法其32點(diǎn)的運(yùn)算時(shí)間大于1.0us。用DSP做的32點(diǎn)FFT時(shí)間也要1.0us以上。本系統(tǒng)的最大優(yōu)勢(shì)在于利用FPGA器件豐富的邏輯資源,內(nèi)嵌的RAM,ROM塊及其靈活的可編程特性采用固定幾何結(jié)構(gòu)的FFT算法使運(yùn)算速度較傳統(tǒng)方法有了很大提高。當(dāng)然付出的代價(jià)是用這種并行的結(jié)構(gòu)需求的硬件資源很多。隨著芯片集成度的不斷提高,用這種并行結(jié)構(gòu)實(shí)現(xiàn)的FFT運(yùn)算其優(yōu)越性將越來(lái)越明顯。而且用這種結(jié)構(gòu)實(shí)現(xiàn)的FFT很容易擴(kuò)展。只需要增加蝶形的個(gè)數(shù)和循環(huán)次數(shù)即可。詳細(xì)說(shuō)明見(jiàn) VHDL源程序。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢(shì)抑制與過(guò)流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問(wèn)題卻十分常見(jiàn),不僅增加了維護(hù)成本,還影響了用戶體驗(yàn)。要解決這一問(wèn)題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車場(chǎng)照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢(shì)逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問(wèn)題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對(duì)周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來(lái)解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉