www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]隨著電子技術(shù)的迅速發(fā)展,高速信號觸發(fā)源已經(jīng)廣泛應(yīng)用于通訊、雷達(dá)等各種電子系統(tǒng)的測試和精確控制中

隨著電子技術(shù)的迅速發(fā)展,高速信號觸發(fā)源已經(jīng)廣泛應(yīng)用于通訊、雷達(dá)等各種電子系統(tǒng)的測試和精確控制中。這就要求有一個穩(wěn)定性好、納秒上升沿、可控的脈沖發(fā)生器。但是,國內(nèi)至今還沒有合乎這些要求的商用脈沖發(fā)生器。即使在國際上普遍使用的加拿大生產(chǎn)的AVI-N型脈沖發(fā)生器也存在著幅度小、重復(fù)率低、易損壞等缺點。針對此現(xiàn)狀,設(shè)計一款高速脈沖信號發(fā)生器是非常有意義的。可編程邏輯器件(PLD)經(jīng)歷了PAL,GAL,CPLD和FPGA幾個發(fā)展階段,技術(shù)日趨成熟。采用VHDL語言對PLD進行編程設(shè)計具有更改靈活、調(diào)試方便、操作性強、系統(tǒng)可靠性高等眾多優(yōu)點,并有利于硬件設(shè)計的保護,防止他人對電路的分析、仿照。因此,利用PLD器件為核心構(gòu)造高速脈沖信號發(fā)生器是一種有效的方法。

1 基本原理

設(shè)計采用的XILINX公司的復(fù)雜可編程邏輯器件(CPLD)幾乎可適用于所有的門陣列和各種規(guī)模的數(shù)字集成電路,他以其編程方便、集成度高、速度快、價格低等特點越來越受到設(shè)計者的歡迎。選用的CPLD為XILINX公司的XC9572XL,屬于XC9500系列,是目前業(yè)界速度較快的高集成度可編程邏輯器件。

CPLD開發(fā)軟件用ISE 6.0+ModelSim 5.7SE,該軟件是一個完全集成化、易學(xué)易用的可編程邏輯設(shè)計環(huán)境,并且廣泛支持各種硬件描述語言。他還具有與結(jié)構(gòu)無關(guān)性、多平臺運行、豐富的設(shè)計庫和模塊化的工具等許多功能特點。

CPLD主程序流程圖如圖1所示,時針信號是整個程序的關(guān)鍵,通過時鐘對各個模塊進行精確控制,實現(xiàn)基本功能。時鐘信號的精準(zhǔn)度決定了輸出脈沖信號的精準(zhǔn)度。時鐘源采用了4腳晶振,可以輸出一個穩(wěn)定的時鐘信號。CPLD內(nèi)部電路資源分配如圖2所示。


時鐘信號和復(fù)位信號作為輸入信號,控制脈沖信號的輸出。系統(tǒng)分4個模塊,包括計數(shù)器、鎖存器、觸發(fā)器和數(shù)據(jù)輸出模塊。時鐘信號和復(fù)位信號分別加在計數(shù)器和觸發(fā)器上,計數(shù)器計數(shù)通過鎖存,在時鐘信號作用下同步觸發(fā)輸出信號。當(dāng)復(fù)位信號到來時,計數(shù)器重新清零計數(shù)。

當(dāng)時鐘的上升沿到來時對高頻時鐘進行計數(shù),CPLD內(nèi)部建立一個5位計數(shù)器,計數(shù)器滿后自動重置為0,輸出端把計數(shù)器的各位進行輸出,計數(shù)器滿后也輸出一個高電平。第一級輸出端一共有7個,可以實現(xiàn)對時鐘的2,4,8,16,32,64分頻以及單脈沖輸出。在CPLD內(nèi)部再建立一個3位計數(shù)器,對前級4分頻信號再做計數(shù),調(diào)節(jié)占空比,控制脈沖輸出,同時對一級分頻信號進行相與輸出。設(shè)置一個復(fù)位端,當(dāng)高電平時候,對電路進行復(fù)位,計數(shù)器重新開始工作。通過復(fù)位端可以很好地控制脈沖輸出,并且輸出信號脈沖寬度在不同的分頻接口可以得到不同的脈沖寬度信號,也可以通過修改程序?qū)崿F(xiàn)脈沖寬度的改變。CPLD外圍硬件電路包括了電源、晶振、輸出端口、指示燈,如圖3所示。

本設(shè)計選用的外部計數(shù)時鐘頻率為100 MHz,因此所產(chǎn)生脈沖的周期最小是10 ns,脈寬調(diào)節(jié)最小為5 ns,調(diào)節(jié)步長為5 ns。該脈沖發(fā)生器可以實現(xiàn)多路輸出,脈沖輸出共有9路,其中1路可以實現(xiàn)單脈沖輸出,其余8路可以輸出不同脈寬的納秒級脈沖。若要提高脈沖發(fā)生器的精度,應(yīng)提高計數(shù)時鐘的頻率。同時選用速度等級更高的PLD。若要增加脈沖周期及脈寬的可調(diào)范圍,則應(yīng)選用容量更大的PLD

2 仿真驗證

仿真是驗證設(shè)計的一個重要環(huán)節(jié),如果仿真沒有通過,設(shè)計就必須重來,以便硬件調(diào)試的勝利通過。在ISE中,建立仿真文件并調(diào)用ModelSim 6.0對設(shè)計進行行為仿真。在第2個脈沖到來時進行計數(shù)器置零,開始計數(shù),對每個輸出端口的波形都進行仿真測試。從仿真波形中可以預(yù)測出,可編程器件成功地對脈沖進行控制,然后分頻輸出,達(dá)到預(yù)定的要求。

行為仿真只是對VHDL語言進行邏輯綜合后仿真,布局布線后仿真則是在具體器件和硬件資源分配后,利用從布局布線中提取的一些信息,其中包括了目標(biāo)器件及互連線的時延、電阻、電容等信息,并考慮走線之間的相互影響后產(chǎn)生的仿真波形。圖4是布局布線后仿真圖,可以看到在CLR信號有效開始,輸出端經(jīng)過4個周期的延遲后才響應(yīng)到有效的復(fù)位信號,這個說明器件延時加上互連線延時為4個周期,但是這并不影響設(shè)計輸出脈沖的質(zhì)量,在其他電子設(shè)計中卻要考慮到這個延遲。

3 試驗結(jié)果

做好電路版,調(diào)試程序成功后,用型號為TektronixTDS210示波器測出兩個端口的輸出波形如圖5和圖6所示。圖5中波形幅度為3.98 V,峰峰值為4.98 V,脈沖寬度為37.8 ns,上升沿為16.7 ns;圖6波形幅度為1.53 V,峰峰值為2.51 V,脈沖寬度為19.8 ns,上升沿為9.7 ns。在示波器中顯示,得到納秒脈沖信號非常穩(wěn)定,可以作為一個穩(wěn)定的納秒信號源。每個脈沖過后都有一個小的負(fù)脈沖,并且上升沿和下降沿并沒有像仿真時短,主要原因是:一是仿真在一個相對理想的條件下進行的,對器件資源在電路中的實際體積忽略;二是芯片的微加工制造工藝不精確,寄生電容電阻的大小沒有精確計算,可以在輸出端加電容接地減小過脈沖。



4 結(jié) 語

本文利用XILINX公司的復(fù)雜可編程邏輯器件,結(jié)合VHDL語言,提出了一種可控納秒級脈沖信號發(fā)生器的設(shè)計方法,并且通過仿真驗證,得到脈沖寬度最小為19.8 ns,上升沿為9.7 ns的脈沖。在千伏高壓納秒脈沖發(fā)生系統(tǒng)中,采用MOS管、二極管、脈沖形成線等作為核心器件,該信號源必不可少的要一個觸發(fā)源。利用可控高速信號發(fā)生器作為觸發(fā)源,可以有效地實現(xiàn)對千伏高壓的精確控制。在高速數(shù)字系統(tǒng)中,數(shù)據(jù)在器件間的串行傳輸速率可以達(dá)到幾百Mb/s。此時,由于時鐘周期非常小(通常只有幾納秒),為了保證高速數(shù)據(jù)的可靠接收,數(shù)據(jù)與時鐘的相對位置要求非常嚴(yán)格,以避免發(fā)生數(shù)據(jù)的錯位或在數(shù)據(jù)變化邊沿對數(shù)據(jù)采樣,亦可采用該多路高速信號發(fā)生器。簡便可靠的納秒信號發(fā)生器在電子系統(tǒng)設(shè)計中將越來越具有使用價值。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:基于DSP和CPLD設(shè)計了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機控制網(wǎng)絡(luò) 1553B總線 CPLD

預(yù)處理階段測試設(shè)備狀態(tài);向DMA控制器的設(shè)備地址寄存器中送入設(shè)備號,并啟動設(shè)備;向主存地址計數(shù)器中送入欲交換數(shù)據(jù)的主存起始地址;向字計數(shù)器中送入欲交換的數(shù)據(jù)個數(shù) 。

關(guān)鍵字: DMA 預(yù)處理 計數(shù)器

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

A/D轉(zhuǎn)換的基本原理在一系列選定的瞬間對模擬信號進行取樣,然后再將這些取樣值轉(zhuǎn)換成輸出的數(shù)字量,并按一定的編碼形式給出轉(zhuǎn)換結(jié)果。整個A/D轉(zhuǎn)換過程大致可分為取樣、量化、編碼三個過程。取樣-保持電路取樣-保持電路的基本形式...

關(guān)鍵字: 轉(zhuǎn)換器 A/D A/D轉(zhuǎn)換器 計數(shù)器

來源:射頻百花譚規(guī)范很重要工作過的朋友肯定知道,公司里是很強調(diào)規(guī)范的,特別是對于大的設(shè)計(無論軟件還是硬件),不按照規(guī)范走幾乎是不可實現(xiàn)的。邏輯設(shè)計也是這樣:如果不按規(guī)范做的話,過一個月后調(diào)試時發(fā)現(xiàn)有錯,回頭再看自己寫的...

關(guān)鍵字: VERILOG 時鐘 計數(shù)器 仿真驗證

時序邏輯電路其任一時刻的輸出不僅取決于該時刻的輸入,而且還與過去各時刻的輸入有關(guān)。常見的時序邏輯電路有觸發(fā)器、計數(shù)器、寄存器等。

關(guān)鍵字: 時序邏輯電路 寄存器 計數(shù)器

固定邏輯器件和PLD各有自己的優(yōu)點。 例如,固定邏輯設(shè)計經(jīng)常更適合大批量應(yīng)用,因為它們可更為經(jīng)濟地大批量生產(chǎn)。 對有些需要極高性能的應(yīng)用,固定邏輯也可能是最佳的選擇。

關(guān)鍵字: 固定邏輯器件 PLD PROM

可編程邏輯器件 英文全稱為:programmable logic device 即 PLD。PLD是做為一種通用集成電路產(chǎn)生的,他的邏輯功能按照用戶對器件編程來確定。一般的PLD的集成度很高,足以滿足設(shè)計一般的數(shù)字系統(tǒng)的...

關(guān)鍵字: 可編程邏輯件 PLD 光刻技術(shù)

在制造工業(yè)中存在大量的開關(guān)量為主的開環(huán)的順序控制,它按照邏輯條件進行順序動作號按照時序動作;另外還有與順序、時序無關(guān)的按照邏輯關(guān)系進行連鎖保護動作的控制;以及大量的開關(guān)量、脈沖量、計時、計數(shù)器、模擬量的越限報警等狀態(tài)量為...

關(guān)鍵字: PLC 計數(shù)器 脈沖量

摘要:針對傳統(tǒng)基于單片機設(shè)計的出租車計費器系統(tǒng)的諸多不足,提出了一種利用VHDL設(shè)計的基于CPLD的出租車計費器系統(tǒng)的設(shè)計方案。該方案模擬了出租車的啟動、停止、暫停、換擋等功能,并用動態(tài)掃描電路顯示出租車所走的里程及其所...

關(guān)鍵字: VHDL CPLD 出租車計費器 QuartusII

電子設(shè)計自動化

21167 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉