www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]隨著電子技術(shù)的迅速發(fā)展,高速信號(hào)觸發(fā)源已經(jīng)廣泛應(yīng)用于通訊、雷達(dá)等各種電子系統(tǒng)的測(cè)試和精確控制中。這就要求有一個(gè)穩(wěn)定性好、納秒上升沿、可控的脈沖發(fā)生器。但是,國(guó)內(nèi)至今還沒(méi)有合乎這些要求的商用脈沖發(fā)生器。即使在國(guó)際上普遍使用的加拿大生產(chǎn)的AVI-N型脈沖發(fā)生器也存在著幅度小、重復(fù)率低、易損壞等缺點(diǎn)。針對(duì)此現(xiàn)狀,設(shè)計(jì)一款高速脈沖信號(hào)發(fā)生器是非常有意義的??删幊踢壿嬈骷?PLD)經(jīng)歷了PAL,GAL,CPLD和FPGA幾個(gè)發(fā)展階段,技術(shù)日趨成熟。采用VHDL語(yǔ)言對(duì)PLD進(jìn)行編程設(shè)計(jì)具有更改靈活、調(diào)試方便、操作性強(qiáng)、系統(tǒng)可靠性高等眾多優(yōu)點(diǎn),并有利于硬件設(shè)計(jì)的保護(hù),防止他人對(duì)電路的分析、仿照。因此,利用PLD器件為核心構(gòu)造高速脈沖信號(hào)發(fā)生器是一種有效的方法。

隨著電子技術(shù)的迅速發(fā)展,高速信號(hào)觸發(fā)源已經(jīng)廣泛應(yīng)用于通訊、雷達(dá)等各種電子系統(tǒng)的測(cè)試和精確控制中。這就要求有一個(gè)穩(wěn)定性好、納秒上升沿、可控的脈沖發(fā)生器。但是,國(guó)內(nèi)至今還沒(méi)有合乎這些要求的商用脈沖發(fā)生器。即使在國(guó)際上普遍使用的加拿大生產(chǎn)的AVI-N型脈沖發(fā)生器也存在著幅度小、重復(fù)率低、易損壞等缺點(diǎn)。針對(duì)此現(xiàn)狀,設(shè)計(jì)一款高速脈沖信號(hào)發(fā)生器是非常有意義的??删幊踢壿嬈骷?PLD)經(jīng)歷了PAL,GAL,CPLD和FPGA幾個(gè)發(fā)展階段,技術(shù)日趨成熟。采用VHDL語(yǔ)言對(duì)PLD進(jìn)行編程設(shè)計(jì)具有更改靈活、調(diào)試方便、操作性強(qiáng)、系統(tǒng)可靠性高等眾多優(yōu)點(diǎn),并有利于硬件設(shè)計(jì)的保護(hù),防止他人對(duì)電路的分析、仿照。因此,利用PLD器件為核心構(gòu)造高速脈沖信號(hào)發(fā)生器是一種有效的方法。

1 基本原理

設(shè)計(jì)采用的XILINX公司的復(fù)雜可編程邏輯器件(CPLD)幾乎可適用于所有的門(mén)陣列和各種規(guī)模的數(shù)字集成電路,他以其編程方便、集成度高、速度快、價(jià)格低等特點(diǎn)越來(lái)越受到設(shè)計(jì)者的歡迎。選用的CPLD為XILINX公司的XC9572XL,屬于XC9500系列,是目前業(yè)界速度較快的高集成度可編程邏輯器件。

CPLD開(kāi)發(fā)軟件用ISE 6.0+ModelSim 5.7SE,該軟件是一個(gè)完全集成化、易學(xué)易用的可編程邏輯設(shè)計(jì)環(huán)境,并且廣泛支持各種硬件描述語(yǔ)言。他還具有與結(jié)構(gòu)無(wú)關(guān)性、多平臺(tái)運(yùn)行、豐富的設(shè)計(jì)庫(kù)和模塊化的工具等許多功能特點(diǎn)。

CPLD主程序流程圖如圖1所示,時(shí)針信號(hào)是整個(gè)程序的關(guān)鍵,通過(guò)時(shí)鐘對(duì)各個(gè)模塊進(jìn)行精確控制,實(shí)現(xiàn)基本功能。時(shí)鐘信號(hào)的精準(zhǔn)度決定了輸出脈沖信號(hào)的精準(zhǔn)度。時(shí)鐘源采用了4腳晶振,可以輸出一個(gè)穩(wěn)定的時(shí)鐘信號(hào)。CPLD內(nèi)部電路資源分配如圖2所示。


時(shí)鐘信號(hào)和復(fù)位信號(hào)作為輸入信號(hào),控制脈沖信號(hào)的輸出。系統(tǒng)分4個(gè)模塊,包括計(jì)數(shù)器、鎖存器、觸發(fā)器和數(shù)據(jù)輸出模塊。時(shí)鐘信號(hào)和復(fù)位信號(hào)分別加在計(jì)數(shù)器和觸發(fā)器上,計(jì)數(shù)器計(jì)數(shù)通過(guò)鎖存,在時(shí)鐘信號(hào)作用下同步觸發(fā)輸出信號(hào)。當(dāng)復(fù)位信號(hào)到來(lái)時(shí),計(jì)數(shù)器重新清零計(jì)數(shù)。

當(dāng)時(shí)鐘的上升沿到來(lái)時(shí)對(duì)高頻時(shí)鐘進(jìn)行計(jì)數(shù),CPLD內(nèi)部建立一個(gè)5位計(jì)數(shù)器,計(jì)數(shù)器滿后自動(dòng)重置為0,輸出端把計(jì)數(shù)器的各位進(jìn)行輸出,計(jì)數(shù)器滿后也輸出一個(gè)高電平。第一級(jí)輸出端一共有7個(gè),可以實(shí)現(xiàn)對(duì)時(shí)鐘的2,4,8,16,32,64分頻以及單脈沖輸出。在CPLD內(nèi)部再建立一個(gè)3位計(jì)數(shù)器,對(duì)前級(jí)4分頻信號(hào)再做計(jì)數(shù),調(diào)節(jié)占空比,控制脈沖輸出,同時(shí)對(duì)一級(jí)分頻信號(hào)進(jìn)行相與輸出。設(shè)置一個(gè)復(fù)位端,當(dāng)高電平時(shí)候,對(duì)電路進(jìn)行復(fù)位,計(jì)數(shù)器重新開(kāi)始工作。通過(guò)復(fù)位端可以很好地控制脈沖輸出,并且輸出信號(hào)脈沖寬度在不同的分頻接口可以得到不同的脈沖寬度信號(hào),也可以通過(guò)修改程序?qū)崿F(xiàn)脈沖寬度的改變。CPLD外圍硬件電路包括了電源、晶振、輸出端口、指示燈,如圖3所示。

本設(shè)計(jì)選用的外部計(jì)數(shù)時(shí)鐘頻率為100 MHz,因此所產(chǎn)生脈沖的周期最小是10 ns,脈寬調(diào)節(jié)最小為5 ns,調(diào)節(jié)步長(zhǎng)為5 ns。該脈沖發(fā)生器可以實(shí)現(xiàn)多路輸出,脈沖輸出共有9路,其中1路可以實(shí)現(xiàn)單脈沖輸出,其余8路可以輸出不同脈寬的納秒級(jí)脈沖。若要提高脈沖發(fā)生器的精度,應(yīng)提高計(jì)數(shù)時(shí)鐘的頻率。同時(shí)選用速度等級(jí)更高的PLD。若要增加脈沖周期及脈寬的可調(diào)范圍,則應(yīng)選用容量更大的PLD。

2 仿真驗(yàn)證

仿真是驗(yàn)證設(shè)計(jì)的一個(gè)重要環(huán)節(jié),如果仿真沒(méi)有通過(guò),設(shè)計(jì)就必須重來(lái),以便硬件調(diào)試的勝利通過(guò)。在ISE中,建立仿真文件并調(diào)用ModelSim 6.0對(duì)設(shè)計(jì)進(jìn)行行為仿真。在第2個(gè)脈沖到來(lái)時(shí)進(jìn)行計(jì)數(shù)器置零,開(kāi)始計(jì)數(shù),對(duì)每個(gè)輸出端口的波形都進(jìn)行仿真測(cè)試。從仿真波形中可以預(yù)測(cè)出,可編程器件成功地對(duì)脈沖進(jìn)行控制,然后分頻輸出,達(dá)到預(yù)定的要求。

行為仿真只是對(duì)VHDL語(yǔ)言進(jìn)行邏輯綜合后仿真,布局布線后仿真則是在具體器件和硬件資源分配后,利用從布局布線中提取的一些信息,其中包括了目標(biāo)器件及互連線的時(shí)延、電阻、電容等信息,并考慮走線之間的相互影響后產(chǎn)生的仿真波形。圖4是布局布線后仿真圖,可以看到在CLR信號(hào)有效開(kāi)始,輸出端經(jīng)過(guò)4個(gè)周期的延遲后才響應(yīng)到有效的復(fù)位信號(hào),這個(gè)說(shuō)明器件延時(shí)加上互連線延時(shí)為4個(gè)周期,但是這并不影響設(shè)計(jì)輸出脈沖的質(zhì)量,在其他電子設(shè)計(jì)中卻要考慮到這個(gè)延遲。

3 試驗(yàn)結(jié)果

做好電路版,調(diào)試程序成功后,用型號(hào)為T(mén)ektronixTDS210示波器測(cè)出兩個(gè)端口的輸出波形如圖5和圖6所示。圖5中波形幅度為3.98 V,峰峰值為4.98 V,脈沖寬度為37.8 ns,上升沿為16.7 ns;圖6波形幅度為1.53 V,峰峰值為2.51 V,脈沖寬度為19.8 ns,上升沿為9.7 ns。在示波器中顯示,得到納秒脈沖信號(hào)非常穩(wěn)定,可以作為一個(gè)穩(wěn)定的納秒信號(hào)源。每個(gè)脈沖過(guò)后都有一個(gè)小的負(fù)脈沖,并且上升沿和下降沿并沒(méi)有像仿真時(shí)短,主要原因是:一是仿真在一個(gè)相對(duì)理想的條件下進(jìn)行的,對(duì)器件資源在電路中的實(shí)際體積忽略;二是芯片的微加工制造工藝不精確,寄生電容電阻的大小沒(méi)有精確計(jì)算,可以在輸出端加電容接地減小過(guò)脈沖。



4 結(jié) 語(yǔ)

本文利用XILINX公司的復(fù)雜可編程邏輯器件,結(jié)合VHDL語(yǔ)言,提出了一種可控納秒級(jí)脈沖信號(hào)發(fā)生器的設(shè)計(jì)方法,并且通過(guò)仿真驗(yàn)證,得到脈沖寬度最小為19.8 ns,上升沿為9.7 ns的脈沖。在千伏高壓納秒脈沖發(fā)生系統(tǒng)中,采用MOS管、二極管、脈沖形成線等作為核心器件,該信號(hào)源必不可少的要一個(gè)觸發(fā)源。利用可控高速信號(hào)發(fā)生器作為觸發(fā)源,可以有效地實(shí)現(xiàn)對(duì)千伏高壓的精確控制。在高速數(shù)字系統(tǒng)中,數(shù)據(jù)在器件間的串行傳輸速率可以達(dá)到幾百M(fèi)b/s。此時(shí),由于時(shí)鐘周期非常小(通常只有幾納秒),為了保證高速數(shù)據(jù)的可靠接收,數(shù)據(jù)與時(shí)鐘的相對(duì)位置要求非常嚴(yán)格,以避免發(fā)生數(shù)據(jù)的錯(cuò)位或在數(shù)據(jù)變化邊沿對(duì)數(shù)據(jù)采樣,亦可采用該多路高速信號(hào)發(fā)生器。簡(jiǎn)便可靠的納秒信號(hào)發(fā)生器在電子系統(tǒng)設(shè)計(jì)中將越來(lái)越具有使用價(jià)值。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:基于DSP和CPLD設(shè)計(jì)了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機(jī)控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點(diǎn)之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機(jī)控制網(wǎng)絡(luò) 1553B總線 CPLD

預(yù)處理階段測(cè)試設(shè)備狀態(tài);向DMA控制器的設(shè)備地址寄存器中送入設(shè)備號(hào),并啟動(dòng)設(shè)備;向主存地址計(jì)數(shù)器中送入欲交換數(shù)據(jù)的主存起始地址;向字計(jì)數(shù)器中送入欲交換的數(shù)據(jù)個(gè)數(shù) 。

關(guān)鍵字: DMA 預(yù)處理 計(jì)數(shù)器

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

A/D轉(zhuǎn)換的基本原理在一系列選定的瞬間對(duì)模擬信號(hào)進(jìn)行取樣,然后再將這些取樣值轉(zhuǎn)換成輸出的數(shù)字量,并按一定的編碼形式給出轉(zhuǎn)換結(jié)果。整個(gè)A/D轉(zhuǎn)換過(guò)程大致可分為取樣、量化、編碼三個(gè)過(guò)程。取樣-保持電路取樣-保持電路的基本形式...

關(guān)鍵字: 轉(zhuǎn)換器 A/D A/D轉(zhuǎn)換器 計(jì)數(shù)器

來(lái)源:射頻百花譚規(guī)范很重要工作過(guò)的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對(duì)于大的設(shè)計(jì)(無(wú)論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過(guò)一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫(xiě)的...

關(guān)鍵字: VERILOG 時(shí)鐘 計(jì)數(shù)器 仿真驗(yàn)證

時(shí)序邏輯電路其任一時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,而且還與過(guò)去各時(shí)刻的輸入有關(guān)。常見(jiàn)的時(shí)序邏輯電路有觸發(fā)器、計(jì)數(shù)器、寄存器等。

關(guān)鍵字: 時(shí)序邏輯電路 寄存器 計(jì)數(shù)器

固定邏輯器件和PLD各有自己的優(yōu)點(diǎn)。 例如,固定邏輯設(shè)計(jì)經(jīng)常更適合大批量應(yīng)用,因?yàn)樗鼈兛筛鼮榻?jīng)濟(jì)地大批量生產(chǎn)。 對(duì)有些需要極高性能的應(yīng)用,固定邏輯也可能是最佳的選擇。

關(guān)鍵字: 固定邏輯器件 PLD PROM

可編程邏輯器件 英文全稱(chēng)為:programmable logic device 即 PLD。PLD是做為一種通用集成電路產(chǎn)生的,他的邏輯功能按照用戶對(duì)器件編程來(lái)確定。一般的PLD的集成度很高,足以滿足設(shè)計(jì)一般的數(shù)字系統(tǒng)的...

關(guān)鍵字: 可編程邏輯件 PLD 光刻技術(shù)

在制造工業(yè)中存在大量的開(kāi)關(guān)量為主的開(kāi)環(huán)的順序控制,它按照邏輯條件進(jìn)行順序動(dòng)作號(hào)按照時(shí)序動(dòng)作;另外還有與順序、時(shí)序無(wú)關(guān)的按照邏輯關(guān)系進(jìn)行連鎖保護(hù)動(dòng)作的控制;以及大量的開(kāi)關(guān)量、脈沖量、計(jì)時(shí)、計(jì)數(shù)器、模擬量的越限報(bào)警等狀態(tài)量為...

關(guān)鍵字: PLC 計(jì)數(shù)器 脈沖量

摘要:針對(duì)傳統(tǒng)基于單片機(jī)設(shè)計(jì)的出租車(chē)計(jì)費(fèi)器系統(tǒng)的諸多不足,提出了一種利用VHDL設(shè)計(jì)的基于CPLD的出租車(chē)計(jì)費(fèi)器系統(tǒng)的設(shè)計(jì)方案。該方案模擬了出租車(chē)的啟動(dòng)、停止、暫停、換擋等功能,并用動(dòng)態(tài)掃描電路顯示出租車(chē)所走的里程及其所...

關(guān)鍵字: VHDL CPLD 出租車(chē)計(jì)費(fèi)器 QuartusII

電子設(shè)計(jì)自動(dòng)化

21167 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉