www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]摘要:在軟件接收機(jī)的研究中,為了實(shí)現(xiàn)在GPS或者北斗模式下基帶對(duì)射頻前端數(shù)據(jù)的采集,在Altera公司的CycloneⅢ系列FPGA器件上采用VERILOG語言編寫了SPI總線協(xié)議,完成了對(duì)射頻前端芯片GPS/北斗兩種工作模式的切換,

摘要:在軟件接收機(jī)的研究中,為了實(shí)現(xiàn)在GPS或者北斗模式下基帶對(duì)射頻前端數(shù)據(jù)的采集,在Altera公司的CycloneⅢ系列FPGA器件上采用VERILOG語言編寫了SPI總線協(xié)議,完成了對(duì)射頻前端芯片GPS/北斗兩種工作模式的切換,使基帶可以隨時(shí)獲得兩種模式下的數(shù)據(jù)。通過驗(yàn)證,采集來的數(shù)據(jù)與期望的結(jié)果一致。同時(shí)為工程設(shè)計(jì)提供了一種原型,也為進(jìn)一步的工程開發(fā)奠定了基礎(chǔ)。
關(guān)鍵詞:SPI總線協(xié)議;FPGA;射頻前端;基帶

    隨著現(xiàn)代技術(shù)的發(fā)展,SPI接口總線已經(jīng)成為了一種標(biāo)準(zhǔn)的接口,由于協(xié)議實(shí)現(xiàn)簡單,并且I/O資源占用少,為此SPI總線的應(yīng)用十分廣泛。目前,SPI接口的軟件擴(kuò)展方法雖然簡單方便,但若用來通信,則速度受到限制。因此,我們采用ALTERA公司的FPGA器件設(shè)計(jì)SPI總線的通信接口,該總線接口具有高速、配置靈活等優(yōu)點(diǎn),大大地縮短了系統(tǒng)的開發(fā)周期。

1 SPI總線原理
1.1 SPI總線協(xié)議簡介
    SPI總線是一種全雙工同步串行接口,能夠?qū)崿F(xiàn)微控制器與外設(shè)通信。它采用主從模式架構(gòu),支持多slave模式應(yīng)用,并且只占用芯片上四個(gè)管腳,節(jié)省了芯片的引腳。
1.2 SPI總線接口
    SPI是一個(gè)環(huán)形總線結(jié)構(gòu),通常有4條線:串行時(shí)鐘(SCK)線、主機(jī)輸入/從機(jī)輸出(MISO)數(shù)據(jù)線,主機(jī)輸出/從機(jī)輸入(MOSI)數(shù)據(jù)線和低電平有效的從機(jī)選擇線(CS)。
    SPI總線在與外設(shè)進(jìn)行數(shù)據(jù)交換時(shí),可根據(jù)外設(shè)的工作要求,配置SCK的相位和極性,從而產(chǎn)生不同的數(shù)據(jù)格式。如果時(shí)鐘相位CPFIA=0,數(shù)據(jù)在時(shí)鐘脈沖的前沿被采樣;如果時(shí)鐘相位CPHA=1,數(shù)據(jù)在時(shí)鐘脈沖的后沿被采樣。如果時(shí)鐘的極性CPOL=0,串行數(shù)據(jù)的移位操作由時(shí)鐘的正脈沖觸發(fā);如果時(shí)鐘的極性CPOL=1,串行數(shù)據(jù)的移位操作由時(shí)鐘的負(fù)脈沖觸發(fā)。因此,SPI主模塊和從模塊的時(shí)鐘相位和極性應(yīng)該一致。

2 開發(fā)平臺(tái)介紹
    本文主要介紹在FPGA中實(shí)現(xiàn)基帶對(duì)射頻前端數(shù)據(jù)的采集,通過SPI總線實(shí)現(xiàn)對(duì)射頻前端模式的轉(zhuǎn)換。當(dāng)射頻前端被配置為GPS模式時(shí),采集到的數(shù)據(jù)來自GPS衛(wèi)星;當(dāng)被配置為北斗模式時(shí),采集到的數(shù)據(jù)來自北斗衛(wèi)星。本文選用的芯片為杭州中科微有限公司HZG09V2D和ALTERA公司Cyclone III系列中的EP3C40Q240C8。接口之問的連接關(guān)系如圖1所示。


    HZG09V2D是杭州中科微有限公司的一款射頻芯片,它是一款工作在L1頻段的多模式衛(wèi)星導(dǎo)航射頻前端接收芯片,可支持L1頻段中國北斗二代、美國GPS、俄羅斯GLONASS、歐洲伽利略等多個(gè)導(dǎo)航系統(tǒng)。
    EP3C40Q240C8是Altera公司CycloneⅢ系列中的一款FPGA芯片,它前所未有地同時(shí)實(shí)現(xiàn)了低功耗、低成本和高性能。其中CycloneⅢFPGA在布局上提供豐富的存儲(chǔ)器和乘法器資源,并且所有體系結(jié)構(gòu)都含有非常高效的互聯(lián)。

3 FPGA實(shí)現(xiàn)與調(diào)試結(jié)果
3.1 實(shí)現(xiàn)步驟
    首先使用ModelSim SE 6.2對(duì)所編寫的Verilog代碼進(jìn)行編譯仿真,從而得到對(duì)功能的驗(yàn)證。再用QuartusⅡ軟件進(jìn)行編譯后,將生成的編程文件.sof文件通過JTAG下載到Altera公司CycloneⅢ系列EP3C40Q240C8運(yùn)行,在數(shù)字示波器的輔助分析下都得到了正確的結(jié)果。
3.2 模塊設(shè)計(jì)
3.2.1 分頻模塊
    由于SPI總線協(xié)議要求的SCK時(shí)鐘頻率與FPGA時(shí)鐘頻率不一致,所以對(duì)基帶時(shí)鐘進(jìn)行分頻。本文中,基帶時(shí)鐘頻率為40 MHz,SPI總線時(shí)鐘頻率為1 MHz,故需要進(jìn)行40倍分頻。
3.2.2 發(fā)送數(shù)據(jù)模塊
    在片選信號(hào)拉低之前,時(shí)鐘信必須為低電平。當(dāng)片選信號(hào)拉低后,SCK開始工作,然后寫八位地址,接著寫32位數(shù)據(jù);發(fā)送操作結(jié)束后,片選信號(hào)拉高,SCK=0。代碼如下:
   
         
3.2.3 接收數(shù)據(jù)模塊
    當(dāng)片選拉低后,SCK=0,同時(shí)寫八位地址并且使SDA為高阻,再讀32位數(shù)據(jù);當(dāng)片選拉高時(shí),CS=1,SCK=0,此外,在片選信號(hào)拉低之前,SCK必須為低電平。代碼如下:
   
3.2.4 配置模塊
    配置模塊發(fā)送GPS/Compass模式配置命令給SPI功能模塊,從而實(shí)現(xiàn)一次完整的射頻前端工作模式配置。其中,射頻前端有5個(gè)與SPI相關(guān)的配置寄存器,具體模式配置命令如下:
   
3.3 仿真結(jié)果
    在GPS模式下,實(shí)現(xiàn)了寄存器的讀寫時(shí)序,如圖2所示。


    在GPS/Compass模式下,實(shí)現(xiàn)了5個(gè)地址的寫操作和讀操作。在基帶處理中,將讀出來的數(shù)據(jù)與設(shè)定好的配置的數(shù)據(jù)進(jìn)行對(duì)比,當(dāng)結(jié)果一致后,就完成了一次正確的配置操作。如圖3所示。
3.4 RTL視圖
    RTL視圖由兩個(gè)模塊組成,分別為ModeSet和newspi,其中ModeSet模塊的功能是發(fā)送命令來配置射頻前端的模式,newspi模塊實(shí)現(xiàn)射頻前端和基帶之間具體的數(shù)據(jù)讀寫。如圖4所示。



4 結(jié)語
    在現(xiàn)代SPI總線得到了廣泛的應(yīng)用,它能夠有效地與FPGA編程結(jié)合在一起,利用FPGA的靈活性,將大大減少了電子設(shè)計(jì)的開發(fā)周期。本文通過FPGA實(shí)現(xiàn)了射頻前端GPS/北斗模式的切換,為將來射頻前端多模設(shè)計(jì)奠定了基礎(chǔ),并且可通過外部器件查看讀寫操作是否完成,從而實(shí)現(xiàn)了實(shí)時(shí)配置。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢(shì)抑制與過流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問題卻十分常見,不僅增加了維護(hù)成本,還影響了用戶體驗(yàn)。要解決這一問題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車場(chǎng)照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢(shì)逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對(duì)周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉