www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]摘要:與通常采用外圍的CPLD器件和CPU來產(chǎn)生配置接口控制邏輯的方法不同,本文設(shè)計了采用嵌入到FPGA的Leon3開源CPU軟核來控制實現(xiàn)Virtex系列FPGA的SelectMap接口配置的方法,可將其應(yīng)用于對FPGA芯片的在線配置。該方

摘要:與通常采用外圍的CPLD器件和CPU來產(chǎn)生配置接口控制邏輯的方法不同,本文設(shè)計了采用嵌入到FPGA的Leon3開源CPU軟核來控制實現(xiàn)Virtex系列FPGA的SelectMap接口配置的方法,可將其應(yīng)用于對FPGA芯片的在線配置。該方法設(shè)計成本低,不局限于某一類型的FPGA芯片,減少了外圍分立元件的使用,增強(qiáng)了設(shè)計的靈活性。仿真結(jié)果表明該設(shè)計滿足SelectMap接口配置所需控制邏輯要求,可以完成FPGA的并行配置。
關(guān)鍵詞:FPGA;嵌入式CPU;Leon3軟核;SelectMap接口

引言
    嵌入式系統(tǒng)的硬件通常包括CPU、存儲器和各種外設(shè)器件,其中CPU是系統(tǒng)的核心,其重要性不言而喻。隨著FPGA和SOPC技術(shù)的發(fā)展,基于FPGA的嵌入式系統(tǒng)與傳統(tǒng)的嵌入式系統(tǒng)相比,具有設(shè)計周期短、設(shè)計風(fēng)險和設(shè)計成本低、集成度高、靈活性大、維護(hù)和升級方便、硬件缺陷修復(fù)等優(yōu)點?;贔PGA的嵌入式系統(tǒng)設(shè)計技術(shù)和市場逐漸成熟,使得嵌入式CPU軟核(如Xilinx公司推出的MicroBlaze、Altera公司的Nios、歐空局開發(fā)的Leon3軟核等)的大量應(yīng)用成為可能。
    Virtex系列FPGA是Xilinx公司推出的一種高密度、大容量的現(xiàn)場可編程門陣列。該系列FPGA可支持動態(tài)重構(gòu),當(dāng)FPGA邏輯功能需要轉(zhuǎn)換,如算法改進(jìn)或是發(fā)現(xiàn)設(shè)計上的錯誤,或FPGA配置數(shù)據(jù)發(fā)生錯誤而導(dǎo)致功能失效(如在空間輻射環(huán)境下的單粒子翻轉(zhuǎn)效應(yīng)導(dǎo)致配置數(shù)據(jù)錯誤等),則需要對FPGA進(jìn)行重新配置。通常采用的配置系統(tǒng)由CPU、CPLD、FPGA和存儲器構(gòu)成。本文結(jié)合具體應(yīng)用需求,介紹了利用嵌入式CPU Leon3軟核處理器對Virtex系列FPGA的配置進(jìn)行控制的方法。此系統(tǒng)能夠?qū)崿F(xiàn)FPGA配置數(shù)據(jù)的重構(gòu),并且減少了外圍CPU和CPLD器件的使用,具有很好的應(yīng)用價值。

1 Leon3軟核
    Leon3是歐空局開發(fā)的32位CPU軟核,其標(biāo)準(zhǔn)版是一種開源的軟核,使用GNU LGPL授權(quán)協(xié)議,可以免費(fèi)地應(yīng)用于研究、教學(xué)和商業(yè)目的。Leon3軟核使用VHDL語言描述,與SPARC V8兼容,使用7級流水線,集成了全流水的IEEE-754浮點處理器,提高了對多處理器的支持。由于Leon系列指令集符合SPARC V8標(biāo)準(zhǔn),外部總線符合AMBA標(biāo)準(zhǔn),兼容軟件和IP核資源極其豐富,加上其開放源代碼的策略,對它的研究和應(yīng)用受到了廣泛的關(guān)注。Leon3軟核具有良好的可配置性和可移植性,能夠根據(jù)需要靈活地選擇外圍控制器。并且該軟核不是FPGA廠商推出的,因此可以應(yīng)用于不同類型的FPGA芯片。Leon3開源軟核的Grlib IP庫中提供了多種功能模塊,如串口控制器、存儲器控制器、通用可編程I/O等,把該軟核及其外圍的控制模塊集成到FPGA中,構(gòu)成一個嵌入式片上系統(tǒng)。

2 SelectMap接口配置系統(tǒng)設(shè)計
2.1 Virtex系列FPGA配置方式
    Virtex系列FPGA基于SRAM工藝,共有4種配置方式:主串(master serial)、從串(slave setial)、SelectMap和邊界掃描(boundarysca-n)。串行(主串或從串)模式需要的配置信號少(PROGRAM、CCLK、DIN、INIT、DONE),F(xiàn)PGA在配置時鐘的上升沿接收1位配置數(shù)據(jù),該配置方式速度較慢。邊界掃描模式?jīng)]有存儲芯片,掉電后需重新配置,所以該種配置方式多用于調(diào)試階段。SelectMap模式是一種8位并行配置模式,它是Virtex系列FPGA最快的一種配置模式,其配置時鐘最高可達(dá)66MHz,每個配置時鐘周期內(nèi)有8位配置數(shù)據(jù)下載到FPGA內(nèi)。在對配置速度要求較高的一些應(yīng)用場合,一般采用SelectMap配置方式。
    SelectMap配置方式所需引腳及相應(yīng)功能如表1所列。表中BUSY信號是握手信號,只有當(dāng)配置時鐘的頻率超過50MHz時才起作用,本設(shè)計的配置時鐘頻率低于50MHz,因此不使用BUSY信號。M(2:0)是模式選擇信號,在SelectMap配置模式下,M(2:0)應(yīng)置為110。


2.2 SelectMap接口配置硬件設(shè)計實現(xiàn)
    本文設(shè)計的SelectMap接口配置系統(tǒng)由兩片F(xiàn)PGA和存儲器(Flash)構(gòu)成,如圖1所示。設(shè)計中FPGA1選用了Xilinx公司Virtex系列芯片Vir-tex-5 XC5VSX95T,是需要進(jìn)行配置的芯片。FPGA2內(nèi)部嵌入了Leon3 CPU軟核,可利用該CPU軟核的存儲控制器模塊對Flash進(jìn)行讀寫控制;利用FPGA內(nèi)部豐富的資源,在FPGA2內(nèi)部集成一個自定義的SelectMap接口控制IP核,主要用來產(chǎn)生FPGA的配置信號,這些SelectMap配置信號的狀態(tài)由嵌入在FPGA2內(nèi)部的CPU Leon3軟核監(jiān)控。該設(shè)計采用開源的Leon3軟核CPU,并且充分利用了FPGA豐富的資源,與通常的SelectMap配置系統(tǒng)相比,設(shè)計成本低,設(shè)計較靈活。


    Flash存儲器采用Intel公司的JS28F256P30T95,具有32 MB的存儲空間,用來存儲FPGA1的配置數(shù)據(jù)。因為Flash的每個地址空間中存儲著16位數(shù)據(jù),Leon3 CPU處理器讀取Flash地址中的數(shù)據(jù),然后把數(shù)據(jù)以字節(jié)形式傳送到FPGA2。這個過程中,CPU處理器所在的FPGA2為FPGA1提供配置時序控制信號。這些控制信號的產(chǎn)生由FPGA2內(nèi)部集成的SelectMap接口控制IP核實現(xiàn)。該IP核的功能模塊由3個寄存器組成:配置寄存器、編程寄存器和輸入寄存器。每次CPU對Flash進(jìn)行讀或?qū)懖僮鲿r,這些寄存器存儲FPGA1的配置信號數(shù)據(jù)。其中配置寄存器和編程寄存器為只寫寄存器,輸入寄存器為只讀寄存器。詳細(xì)的邏輯框圖如圖2所示。CPU數(shù)據(jù)線在SelectMap接口控制IP核內(nèi)部寄存器的構(gòu)成如表2所列。


    該配置邏輯模塊完成以下幾方面的功能:啟動FPGA1配置時序;向FPGA1內(nèi)部傳入配置數(shù)據(jù);監(jiān)測FPGA1是否正常配置。使用嵌入式CPU軟核配置FPGA1的流程如下:
    ①啟動FPGA1的配置時序。CPU地址線選中FPGA2內(nèi)部編程寄存器,數(shù)據(jù)線輸出FPGA1配置控制信號CS、WRITE和PROGRAM,將CS和WRITE置低,PROGRAM置高。
    ②監(jiān)測FPGA的配置狀態(tài)。CPU地址線選中FPGA2內(nèi)部輸入寄存器,接收FPGA1的輸出信號INIT,若其值為高,那么CPU開始發(fā)出FPGA1的配置數(shù)據(jù),否則持續(xù)檢查INIT的值,直到其值為1。
    ③向FPGA1內(nèi)傳送配置數(shù)據(jù)。CPU地址線選中FPGA2內(nèi)部配置寄存器,數(shù)據(jù)線Data[15:8]輸出FPGA1的配置數(shù)據(jù),Data[0]產(chǎn)生配置時鐘CCLK,在CCLK的上升沿FPGA1接收配置數(shù)據(jù)。配置數(shù)據(jù)傳送分兩步,首先Data[0]置0,然后Data[0]置1。CCLK產(chǎn)生一個上升沿,在此過程中Data[15:8]數(shù)據(jù)保持不變。重復(fù)此過程,CPU輸出FPGA1全部配置數(shù)據(jù)。
    ④檢查FPGA1是否配置成功。FPGA1的配置數(shù)據(jù)被傳送至結(jié)束時,CPU地址線選中FPGA2內(nèi)部輸入寄存器,接收FPGA1的輸出信號DONE。若其值為高時,說明FPGA1配置成功,否則需要重新配置FPGA1。
    SelectMap接口配置方式下FPGA的時序如圖3所示。



3 仿真及分析
    FPGA2采用Xilinx公司的Virtex-5 XC5VFX70T,SelectMap接口控制IP核采用VHDL語言實現(xiàn),嵌入式CPU軟核采用的是歐空局開發(fā)的Lcon3軟核。在XilinxISE 10.1平臺下完成對Lcon3 CPU軟核處理器、外圍控制器及自定義SelectMap接口控制IP核集成的設(shè)計、綜合,利用Modelsim SE6.0完成仿真。
    SelectMap配置仿真波形如圖4所示。由于FPGA1(Virtex-5 XC5VSX95T)的配置數(shù)據(jù)較大,仿真出完整的配置過程是不現(xiàn)實的,圖中用5個字節(jié)的配置數(shù)據(jù)來代替FPGA的完整配置過程。為了把配置寄存器數(shù)據(jù)Data和并行配置的8位數(shù)據(jù)相對照,分離出了Data的高8位Data[15:8]。從圖中可以看出,在一次完整的配置過程中,CS和WRITE為低,PROGRAM為高,當(dāng)監(jiān)測到INIT為高時發(fā)出配置數(shù)據(jù),在配置時鐘CCLK的上升沿接收8位配置數(shù)據(jù),DONE信號為高電平指示配置完成。該仿真結(jié)果和SelectMap配置方式的FPGA時序一致,證明了本設(shè)計的正確性及可行性。



結(jié)語
    通過使用嵌入式Lcon3 CPU軟核和FPGA及開發(fā)板上的存儲器件,實現(xiàn)了對Xilinx公司的FPGA進(jìn)行SelectMap配置的一種有效的方案。這種方法減少了外圍器件的數(shù)目,增加了硬件系統(tǒng)地靈活性。此外,該方法除了可以完成FPGA芯片的配置外,更重要的是可以靈活地在線升級系統(tǒng)、修改和調(diào)試FPGA程序。如果存儲空間夠大,可以存儲不同功能的FPGA程序代碼,這樣就可根據(jù)實際情況來加載不同代碼,甚至通過通信接口也可以方便地實現(xiàn)遠(yuǎn)程下載代碼和更新系統(tǒng),使整個系統(tǒng)可在線配置,增強(qiáng)了系統(tǒng)的適用性和靈活性。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

完全無人化 —— 定義未來金標(biāo)標(biāo)準(zhǔn)的100%自動化診斷系統(tǒng) CURECA? 將于7月28日至31日在芝加哥首次亮相。 實現(xiàn)全球診斷數(shù)據(jù)的統(tǒng) —— 設(shè)立大數(shù)據(jù)平臺 S...

關(guān)鍵字: GEN 自動化 無人值守 SE

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

廈門 2025年7月3日 /美通社/ -- 廈門市華師希平雙語學(xué)校在三年辦學(xué)歷程中取得積極進(jìn)展,教育教學(xué)工作呈現(xiàn)良好態(tài)勢。 教育教學(xué)穩(wěn)步推進(jìn) 中考表現(xiàn):2024年首屆中考總均分在全市表現(xiàn)良好;2025屆地...

關(guān)鍵字: BSP 人工智能 AI SE

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉