www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > EDA > 電子設計自動化
[導讀]1引言隨著電子技術(shù)的發(fā)展,當前數(shù)字系統(tǒng)的設計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流迅猛發(fā)展的引擎就是日趨進步和完善的高密度現(xiàn)場可編程邏輯器件設計技術(shù)。高密度現(xiàn)場可編程邏輯器件(CPLD/

1引言

隨著電子技術(shù)的發(fā)展,當前數(shù)字系統(tǒng)的設計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流迅猛發(fā)展的引擎就是日趨進步和完善的高密度現(xiàn)場可編程邏輯器件設計技術(shù)。高密度現(xiàn)場可編程邏輯器件(CPLD/FPGA)能夠?qū)⒋罅窟壿嫻δ芗捎谝粋€單片IC之中,對基于E?2PROM(或Flash Memory)工藝的器件,配置數(shù)據(jù)在掉電后不會丟失,可以直接采用ByteBlaster并口下載電纜對他們進行配置,但基于該架構(gòu)的器件的集成度較低,一般在10萬門以下;然而對基于SRAM工藝的器件,配置數(shù)據(jù)在器件掉電后會丟失,但基于該架構(gòu)的器件的集成度相對較高,一般在1萬門以上。

由于當前項目開發(fā)中所需使用的可編程邏輯器件的集成度要求越來越高,基于SRAM工藝的器件得到越來越廣泛的使用,那么此時如何將配置數(shù)據(jù)成功地寫入目標器件,并且保證其在掉電再上電后能夠自動恢復配置數(shù)據(jù),成為電子設計工程師能否正確使用基于SRAM工藝的器件必須掌握的一項技術(shù)。

針對基于SRAM工藝的器件的下載配置問題,本文介紹采用AT89S2051單片機配合串行E2PROM存儲器,實現(xiàn)CPLD/FPGA器件的被動串行(PS)模式的下載配置。

2系統(tǒng)組成

該系統(tǒng)的硬件電路由AT89S2051單片機、AT24C256串行E2PROM,MAX232串行接口電路、復位及去耦合電路和被配置CPLD/FPGA器件組成,如圖1所示。

3系統(tǒng)硬件設計?

(1)單片機 單片機采用ATMEL公司生產(chǎn)的AT89S2051單片機,該芯片與MCS51系列單片機兼容。內(nèi)含:2 kB Flash E2PROM,128 B RAM,15根I/O引線,2個16位定時器/計數(shù)器,1個5向量兩級中斷結(jié)構(gòu),1個全雙工串行口和1個精密模擬電壓比較器等。

(2)串行E?2PROM 由于基于SRAM工藝的可編程邏輯器件(CPLD/FPGA)的配置數(shù)據(jù)在掉電后會丟失,需要外加存儲器以保存配置數(shù)據(jù)。為了盡量減小電路板的面積,選用8 腳的串行E?2PROM AT24C256。AT24C256是ATMEL公司生產(chǎn)的2線制串行電可擦寫只讀存儲器,具有自定時寫周期特性,容量32 kB。該器件特別適合于對功耗有嚴格要求的應用場合。

(3)通信接口采用MAXIM公司生產(chǎn)的串行接口芯片MAX232將PC機與下載配置電路連接起來。下載配置電路通過該串口接收PC機下傳的命令,執(zhí)行相應的操作再將處理結(jié)果上傳到PC機。MAX232是通用+5 V供電的多通道RS232總線收發(fā)器,尤其適合在電池供電的系統(tǒng)中應用。

3.2硬件原理圖

硬件原理如圖2所示。上電后,單片機首先調(diào)用子程序完成如下操作:將掉電前已經(jīng)存儲在AT24C256串行E2PROM中的器件配置文件讀出;采用被動串行模式(PS)將該文件配置到CPLD/FPGA器件中,從而實現(xiàn)器件掉電再上電后自動恢復配置數(shù)據(jù)的功能。然后,單片機就會工作在動態(tài)停機狀態(tài),在此過程中,單片機可以響應串口中斷。

如果單片機響應串口中斷并且接收到一個數(shù)據(jù),那么單片機首先判斷該數(shù)據(jù)所表示的命令類型,若是配置命令,單片機就進入配置狀態(tài)。在配置狀態(tài)下,單片機一邊接收配置數(shù)據(jù),一邊將這些數(shù)據(jù)寫到CPLD/FPGA器件中;若是寫E2PROM命令,單片機就進入寫E2PROM狀態(tài),此時單片機會一邊接收配置數(shù)據(jù),一邊將這些數(shù)據(jù)寫到配置用E2PROM中(注意此時這些數(shù)據(jù)并沒有被配置到CPLD/FPGA器件中);若是讀E2PROM命令,單片機就進入讀E2PROM并配置CPLD/FPGA器件狀態(tài),此時單片機會一邊讀E2PROM中的配置數(shù)據(jù),一邊將讀出的配置數(shù)據(jù)寫到CPLD/FPGA器件中。

4系統(tǒng)軟件設計

軟件包括:主程序、下載配置子程序、寫E2PROM子程序、讀E2PROM子程序及通用延時子程序構(gòu)成。其軟件流程圖如圖3所示。?

現(xiàn)將以上所提及的各個子程序的用途簡介如下:

下載配置子程序的作用是將從串口接收的配置數(shù)據(jù)直接寫到目標器件中,即直接寫到可編程邏輯器件(CPLD/FPGA)中。

在編寫該子程序時,必須注意目標器件的寫入時序。必須根據(jù)目標器件生產(chǎn)廠家提供的時序圖,用單片機語言編程將其配置時序準確地描述出來,只有這樣才能正確地將配置數(shù)據(jù)寫入到目標器件中。例如,我們?nèi)粢_配置ALTERA公司生產(chǎn)的FLEX 10k系列器件,就必須嚴格遵守以下時序圖,如圖4所示。

寫E2PROM子程序的作用是將從串口接收的配置數(shù)據(jù)直接寫到AT24C256串行E2PROM中保存起來,以備需要時可以用這些保存的數(shù)據(jù)重新配置器件。讀E2PROM子程序的作用是從AT24C256中將配置數(shù)據(jù)讀出,同時將這些配置數(shù)據(jù)寫到目標器件中,以實現(xiàn)對目標器件的重新配置。

在編寫這兩個子程序時,必須注意AT24C256的數(shù)據(jù)寫入和數(shù)據(jù)讀出時序,只有嚴格遵守該時序圖,才能正確地對該存儲器進行讀寫操作。其讀寫時序如圖5所示。

通用延時子程序可以靈活地設定延時時間間隔。當程序中需要延時的時候只要先給該子程序提供一個延時時間常數(shù),再調(diào)用延時子程序即可。例如,通常在系統(tǒng)復位時為了讓處理器復位后系統(tǒng)中其他器件能可靠復位而調(diào)用的上電延時子程序就可以采用該通用延時子程序來實現(xiàn)。

5結(jié)語

本系統(tǒng)可用于配置所有ALTERA公司生產(chǎn)的基于SRAM架構(gòu)的CPLD器件和XILINX公司生產(chǎn)的基于SRAM架構(gòu)的FPGA器件以及其他主流器件制造公司生產(chǎn)的基于SRAM架構(gòu)的器件,具有很強的通用性。由于該電路使用的元器件非常少,也可以將其制作成面積很小、便于攜帶的通用下載配置板使用。該下載配置電路經(jīng)本人實際制作、調(diào)試、使用,其工作穩(wěn)定可靠,具有很好的應用前景。

參考文獻
[1]ALTERA?Application Note 59:Configuring FLEX 10k Devices?August 1998
[2]ALTERA?Application Note 208:Configuring Stratix & Stratix GX Devices?November 2002
[3]何立民?單片機應用技術(shù)選編[M].北京:北京航空航天大學出版社,2000
 

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉