www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀] 引言在光電測(cè)量系統(tǒng)中,需要圖像處理器進(jìn)行圖像采集、處理。目前檢測(cè)圖像處理器的信號(hào)發(fā)生器多是標(biāo)準(zhǔn)的模擬視頻輸出,如文獻(xiàn)提出的模擬視頻發(fā)生器,有的雖然能產(chǎn)生數(shù)字視頻但內(nèi)容是固定的,如果對(duì)內(nèi)容進(jìn)行更改則需要

 引言

在光電測(cè)量系統(tǒng)中,需要圖像處理器進(jìn)行圖像采集、處理。目前檢測(cè)圖像處理器的信號(hào)發(fā)生器多是標(biāo)準(zhǔn)的模擬視頻輸出,如文獻(xiàn)提出的模擬視頻發(fā)生器,有的雖然能產(chǎn)生數(shù)字視頻但內(nèi)容是固定的,如果對(duì)內(nèi)容進(jìn)行更改則需要對(duì)數(shù)字視頻信號(hào)發(fā)生器重新編程以達(dá)到要求,比較麻煩,不能滿(mǎn)足日益復(fù)雜的要求。因此靈活改變視頻內(nèi)容的數(shù)字視頻信號(hào)發(fā)生器的研制變得十分迫切。本文提出一種數(shù)字視頻信號(hào)發(fā)生器的設(shè)計(jì)方法,此方法可以同時(shí)得到LVDS和CamerLink制式的視頻,供數(shù)字化圖像處理器檢測(cè)使用。本文提出的設(shè)計(jì)方法除可以脫離計(jì)算機(jī)獨(dú)立使用外,如果想實(shí)時(shí)更改信號(hào)發(fā)生器輸出視頻的各項(xiàng)參數(shù),無(wú)需重新改寫(xiě)程序,只需把該信號(hào)發(fā)生器通過(guò)串口連接到計(jì)算機(jī)上,即可通過(guò)人機(jī)交互的方式對(duì)視頻中的目標(biāo)灰度、背景灰度,目標(biāo)大小、目標(biāo)運(yùn)動(dòng)速度進(jìn)行更改。此外目標(biāo)的背景還可以從板卡上的SDRAM中選取。與以往的視頻信號(hào)發(fā)生器相比,本文提出的信號(hào)發(fā)生器除能產(chǎn)生多種數(shù)字化視頻外,還能靈活更改所產(chǎn)生的視頻各項(xiàng)參數(shù),因此具有一定應(yīng)用價(jià)值。

1 硬件組成

數(shù)字視頻發(fā)生器主要卣FPGA模塊、單片機(jī)模塊、串行通信模塊、TTL轉(zhuǎn)L,VDS模塊、FTL轉(zhuǎn)CamerL,ink模塊、SDRAM模塊組成,整個(gè)系統(tǒng)框圖如圖1所示。

1.1 工作原理

數(shù)字式視頻信號(hào)主要由行同步、幀同步、像素時(shí)鐘、圖像數(shù)據(jù)組成。其中行同步?jīng)Q定一行的起始位置,幀同步?jīng)Q定一幀圖像的起始位置,像素時(shí)鐘決定一行有多少列圖像數(shù)據(jù)。根據(jù)數(shù)字圖像的組成,可以看出如果想要生成一幅數(shù)字圖像,必須包含上述要素。其行幀信號(hào)同圖像的關(guān)系如圖2所示,其中VSYN表示幀同步信號(hào),HSYN表示行同步信號(hào)。

其中圖像的采集是從行同步上升沿開(kāi)始后,按像素時(shí)鐘采集的。

本文根據(jù)數(shù)字視頻產(chǎn)生所需的各要素進(jìn)行信號(hào)發(fā)生器的設(shè)計(jì)。主要通過(guò)FPGA產(chǎn)生行同步信號(hào)、幀同步信號(hào)、像素時(shí)鐘;通過(guò)單片機(jī)+串口通信模塊實(shí)現(xiàn)目標(biāo)參數(shù)的更改,并把更改后的參數(shù)傳遞給FPGA,供FPGA產(chǎn)生相應(yīng)運(yùn)動(dòng)的視頻信號(hào);通過(guò)視頻制式轉(zhuǎn)換模塊把FPGA生成的視頻數(shù)據(jù)及視頻控制信號(hào)轉(zhuǎn)換成LVDS和CamerLink制式的數(shù)字視頻信號(hào)。

2 FPGA控制模塊

FPGA具有高集成度、高可靠性以及開(kāi)發(fā)工具智能化等特點(diǎn),目前逐步成為復(fù)雜數(shù)字電路設(shè)計(jì)的理想首選。此外FPGA可以通過(guò)編程實(shí)現(xiàn)硬件的邏輯功能,大大減少了硬件設(shè)計(jì)的復(fù)雜程度。因此本文以FPGA為核心器件產(chǎn)生視頻信號(hào),這里選用ALTERA公司的SycloncII系列的EP2C8 F25618N,采用VHDL語(yǔ)言編程生成與數(shù)字視頻有關(guān)的各個(gè)信號(hào),與單片機(jī)通信接收視頻修改參數(shù)的模塊及得到SDRAM內(nèi)部圖像的模塊。其結(jié)構(gòu)框圖如圖3所示。

信號(hào)發(fā)生器上電后,F(xiàn)PGA通過(guò)與單片機(jī)通信的模塊得到初始視頻各項(xiàng)參數(shù),根據(jù)參數(shù)進(jìn)行目標(biāo)大小、目標(biāo)灰度、目標(biāo)運(yùn)動(dòng)速度、背景灰度的設(shè)置,然后根據(jù)各項(xiàng)設(shè)置產(chǎn)生視頻數(shù)據(jù),F(xiàn)PGA幀同步模塊、行同步模塊、像素時(shí)鐘模塊分別產(chǎn)生幀同步、行同步、像素時(shí)鐘,圖像數(shù)據(jù)按以上控制信號(hào)從FPGA中發(fā)送出去。

在本文中FPGA各功能模塊根據(jù)基準(zhǔn)時(shí)鐘生成幀同步、行同步、像素時(shí)鐘。這里以50M時(shí)鐘為基準(zhǔn)時(shí)鐘信號(hào),根據(jù)圖像處理平臺(tái)對(duì)輸入信號(hào)的要求,設(shè)計(jì)的幀同步高電平占33ms,低電平占1.2ms,行同步高電平占35 μm,低電平占8.4μm。這里把50M基準(zhǔn)時(shí)鐘輸入像素時(shí)鐘模塊經(jīng)過(guò)鎖相后依然以50M的時(shí)鐘頻率輸出,作為像素時(shí)鐘。由于一行較多,可在程序中進(jìn)行限位,控制每行像素?cái)?shù)。像素的產(chǎn)生主要有兩種方式,一種是通過(guò)與單片機(jī)通信得到目標(biāo)像素灰度及背景像素灰度,根據(jù)這兩種灰度產(chǎn)生像素?cái)?shù)據(jù)。另一種方式是通過(guò)從連接在FPGA上的SDRAM內(nèi)讀出圖像作為背景,從與單片機(jī)通信得到目標(biāo)灰度,共同形成像素?cái)?shù)據(jù)。

2.1 單片機(jī)控制模塊及通信模塊

在本設(shè)計(jì)中單片機(jī)作為通信管理芯片。它主要實(shí)現(xiàn)與計(jì)算機(jī)的通信,更改信號(hào)發(fā)生器所產(chǎn)生信號(hào)的各個(gè)參數(shù),把各個(gè)參數(shù)經(jīng)過(guò)整合送給FPGA,以便FPGA根據(jù)參數(shù)控制目標(biāo)的運(yùn)動(dòng)速度、目標(biāo)大小、目標(biāo)灰度及背景灰度。為了保證信號(hào)發(fā)生器能夠方便地和計(jì)算連接,實(shí)現(xiàn)人機(jī)交互,實(shí)時(shí)更改產(chǎn)生的視頻信號(hào),并且從通信穩(wěn)定可靠出發(fā),這里采用RS232通信接口。但是因?yàn)橛?jì)算機(jī)每次發(fā)的數(shù)據(jù)較多,這里沒(méi)有直接應(yīng)用電平轉(zhuǎn)換芯片把計(jì)算機(jī)和單片機(jī)的串口連在一起,而是通過(guò)一片16C650把電平轉(zhuǎn)換芯片和單片機(jī)連在一起,這樣的好處在于16C650內(nèi)部具有32字節(jié)的FIFO,可起到數(shù)據(jù)緩存的作用,使單片機(jī)能夠穩(wěn)定可靠地接收數(shù)據(jù)。

2.2 視頻制式轉(zhuǎn)換模塊

因?yàn)镕PGA產(chǎn)生的視頻信號(hào)為T(mén)TL電平,而目前數(shù)字視頻信號(hào)以LVDS制式和CamerLink制式為主,因此需要進(jìn)行電平轉(zhuǎn)換。這里主要采用把FPGA產(chǎn)生的TTL電平的數(shù)字視頻信號(hào)接入SN75LVDS387得到LVDS制式的視頻信號(hào),同時(shí)可把該TTL數(shù)字信號(hào)接入DS90CR285得到CamerLink制式信號(hào)。

3 軟件設(shè)計(jì)

本文軟件設(shè)計(jì)主要對(duì)單片機(jī)和FPGA進(jìn)行編程。其中對(duì)單片機(jī)編程主要應(yīng)用C語(yǔ)言進(jìn)行編程,對(duì)FPGA主要應(yīng)用VHDL語(yǔ)言編寫(xiě)。其中單片機(jī)程序框圖如圖4所示。FPGA程序流程框圖如圖5所示。

4 結(jié)論

本文介紹了一種基于FPGA的數(shù)字視頻信號(hào)發(fā)生器,具有一定應(yīng)用價(jià)值。
 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶(hù)希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉