www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]摘要:為了提高水聲傳感器網(wǎng)絡(luò)通信系統(tǒng)試驗和算法研究的效率,水聲傳感器網(wǎng)絡(luò)節(jié)點需要具有水聲通信的原始波形數(shù)據(jù)的記錄功能。本文設(shè)計了一種水聲信號采樣存儲系統(tǒng),實現(xiàn)了數(shù)據(jù)變速率AD采集、數(shù)據(jù)環(huán)形存儲、數(shù)據(jù)連續(xù)

摘要:為了提高水聲傳感器網(wǎng)絡(luò)通信系統(tǒng)試驗和算法研究的效率,水聲傳感器網(wǎng)絡(luò)節(jié)點需要具有水聲通信的原始波形數(shù)據(jù)的記錄功能。本文設(shè)計了一種水聲信號采樣存儲系統(tǒng),實現(xiàn)了數(shù)據(jù)變速率AD采集、數(shù)據(jù)環(huán)形存儲、數(shù)據(jù)連續(xù)讀取、數(shù)據(jù)飛讀等功能。該系統(tǒng)具有結(jié)構(gòu)清晰,集成度高,工作可靠等優(yōu)點,可以有效提高水聲傳感器網(wǎng)絡(luò)試驗的效率。

1 引言

近幾十年來,隨著世界各國對海洋開發(fā)和利用步伐的加快,對海洋信息進行連續(xù)實時監(jiān) 測的意義越來越重要。水聲無線傳感器網(wǎng)絡(luò)(Underwater AcouSTic sensor network,簡稱 UW-ASN)是海洋環(huán)境立體監(jiān)測系統(tǒng)中的研究熱點,它由大量具有計算和通信能力的傳感器 節(jié)點組成,各節(jié)點被分布在指定的海域,執(zhí)行連續(xù)的協(xié)同監(jiān)測任務(wù)。鑒于水聲信道的帶寬有 限、海洋噪聲復(fù)雜、具有多途效應(yīng)和多普勒效應(yīng)[1],這些特殊性給UW-ASN 中的水聲通信、 協(xié)議設(shè)計等方面帶來了很大的挑戰(zhàn),增加了傳感器網(wǎng)絡(luò)設(shè)計的復(fù)雜性。

為了充分了解水聲通信過程中的數(shù)據(jù)變化,方便對于信道特性分析以及通信方式的選 擇,以及大量傳感器網(wǎng)絡(luò)節(jié)點之間通信數(shù)據(jù)的存儲,傳感器節(jié)點必須具備數(shù)據(jù)采集功能。傳 統(tǒng)的水聲數(shù)據(jù)采集存儲系統(tǒng)主要由數(shù)據(jù)采集板卡組成,能夠滿足數(shù)據(jù)采集功能,缺點是體積 大,便攜性差,難以作為傳感器節(jié)點的組成部分應(yīng)用于實際設(shè)計中。

本文針對這一問題,提出了基于SOPC(System ON Programmable Chip)的設(shè)計方案[2],利 用其配置靈活、擴展性強、接口豐富等優(yōu)點,以Altera 公司的Cyclone II 系列FPGA 為基 礎(chǔ),設(shè)計傳感器節(jié)點數(shù)據(jù)采集存儲系統(tǒng),降低了設(shè)計的風(fēng)險,完善了傳感器節(jié)點功能要求。

2 采樣存儲系統(tǒng)概述

本設(shè)計系統(tǒng)的結(jié)構(gòu)如圖1 所示,在整個傳感器節(jié)點的系統(tǒng)當(dāng)中,將AD 芯片輸出的12 位數(shù)據(jù),通過設(shè)計SDRAM 控制IP 核,實現(xiàn)數(shù)據(jù)變速率AD 采集、數(shù)據(jù)環(huán)形存儲、數(shù)據(jù)環(huán) 形讀取、以及數(shù)據(jù)飛讀(實時數(shù)據(jù)讀?。┑裙δ?。同時,對于NiosII CPU 設(shè)計串口(UART) 協(xié)議,以便前置機與傳感器節(jié)點通信,實現(xiàn)不同命令操作功能,方便對水聲試驗過程中波形 數(shù)據(jù)的變化進行仿真處理,以滿足試驗要求。

本設(shè)計采用 MICRO 公司的MT48LC32M8A2 型號容量為32Mbyte 的SDRAM,芯片地 址線為25 位,每個地址存儲16 位數(shù)據(jù)。根據(jù)水聲通信試驗要求,聲波頻率為40KHz,每 個正弦波采樣16 個點,則采樣時鐘要求至少640KHz,本系統(tǒng)設(shè)計采樣時鐘最大40MHz。 同時,環(huán)形存儲深度最大為32Mbyte,每次采樣存儲數(shù)據(jù)占2byte,則至少可以采樣25 秒正 弦波數(shù)據(jù)。環(huán)形存儲區(qū)域大小,以及采樣時鐘都可以進行參數(shù)化配置,能夠滿足試驗要求。 系統(tǒng)整體分為硬件邏輯設(shè)計,與軟件程序設(shè)計兩部分。

3 系統(tǒng)整體設(shè)計

3.1 硬件邏輯設(shè)計

硬件邏輯設(shè)計主要包括主控IP 核設(shè)計與主端口IP 核設(shè)計兩部分工作,分別實現(xiàn)對于 AD 采樣數(shù)據(jù)的存儲和讀取時序控制,以及AVALON 總線的主端口建立的目的。硬件邏輯 利用IP 核模塊化,移植性好的特點,方便整合到傳感器節(jié)點的整體設(shè)計當(dāng)中。作為傳感器 節(jié)點的組成部分,為水聲通信試驗的順利進行提供可靠保證。 硬件邏輯設(shè)計圖,如圖 2 所示。

3.1.1 SDRAM 主控IP 核設(shè)計

主控IP 核通過對于QuartusII 自帶的SDRAM 控制器進行控制,實現(xiàn)變速率AD 采樣的 功能,以及讀寫SDRAM 的邏輯功能。由于SDRAM 控制器實現(xiàn)了對于SDRAM 芯片的時 序操作,所以讀寫時序設(shè)計是針對SDRAM 控制器進行[3]。

系統(tǒng)讀 SDRAM 操作分為數(shù)據(jù)飛讀與數(shù)據(jù)環(huán)形讀取兩種功能[4]。其中,數(shù)據(jù)飛讀是將當(dāng)前AD 采樣值送回至CPU,并通過串口返回到前置機,方便實時數(shù)據(jù)監(jiān)控。對于數(shù)據(jù)環(huán)形 讀取SDRAM 操作,通過設(shè)置首地址指針寄存器,在每次寫操作之后自動加一,實現(xiàn)環(huán)形 存儲水聲通信數(shù)據(jù)的目的。在每次環(huán)形數(shù)據(jù)讀取操作發(fā)起之前,預(yù)讀首地址指針寄存器,以 此為起始地址,始終讀取最新時刻的采樣存儲數(shù)據(jù)。 讀操作過程主要狀態(tài)機,如圖 3 所示。

其中 work 過程包含的獨立狀態(tài)機,由如下四部分構(gòu)成:

(1)first:片選有效,讀使能有效,送讀SDRAM 地址。

(2)second:讀使能有效,滿足SDRAM 控制器讀時序要求。

(3)third:判斷sdram_read_wait 信號值,如果為1,則維持當(dāng)前狀態(tài),同時讀使能信號置位;如果為0,則進入下一狀態(tài)。

(4)fourth:判斷sdram_read_valid 信號值,如果為0,則維持當(dāng)前狀態(tài);如果為1,將讀回數(shù)據(jù)寫入讀SDRAM 數(shù)據(jù)寄存器,同時讀使能信號復(fù)位。

變速率AD 采集與數(shù)據(jù)環(huán)形存儲操作主要是由主控IP 核寫SDRAM 的過程實現(xiàn)。為保 持采樣時刻數(shù)據(jù)的穩(wěn)定性,系統(tǒng)對AD 時鐘進行分頻,通過設(shè)置不同分頻寄存器,實現(xiàn)變速 率采樣的目的。數(shù)據(jù)環(huán)形存儲SDRAM 操作是靠每次分頻時鐘SDRAM_WRITE_CLK 的上 升沿觸發(fā),基本時序過程與讀過程狀態(tài)機類似。系統(tǒng)從0 地址開始寫操作,一旦寫滿預(yù)設(shè)存 儲區(qū)域,則從下一寫時刻開始,數(shù)據(jù)寫入初始地址,以此類推,實現(xiàn)環(huán)形存儲操作。同時, 讀寫操作不能進行同時進行,通過讀寫選擇控制器的設(shè)置,分別按照不同狀態(tài)進行操作。

3.1.2 主端口IP 核

因為SDRAM 主控IP 核在NiosII 軟核CPU 總線控制下作為從端口,所以不能主動發(fā)起 讀寫操作,因此必須新建第二條AVALON 總線,設(shè)計讀寫主端口IP 核,才能實現(xiàn)讀寫外接 SDRAM 芯片的功能。主端口IP 核的時序操作,是對主控IP 核的時序轉(zhuǎn)接,面向SDRAM 控制器進行控制。根據(jù)讀寫使能信號不同,進行不同時序傳送。

3.2 軟件程序設(shè)計

NiosII CPU 作為軟核,可方便進行模塊化操作,具有可移植,可配置,易整合的特點。 在本設(shè)計當(dāng)中,軟件設(shè)計主要實現(xiàn)以下五種主要功能:單點寫SDRAM,單點讀SDRAM, 數(shù)據(jù)飛讀,連續(xù)寫SDRAM,連續(xù)讀SDRAM 的功能。在程序當(dāng)中留有接口,方便其他功能 整合,符合模塊化設(shè)計的要求。

首先,完成功能的初始化,主要是設(shè)置選擇操作模式與存儲 AD 數(shù)據(jù)的時鐘分頻系數(shù)。 作為SDRAM 的讀操作必須滿足寫滿之后,方可進行,所以初始化主控IP 核為寫SDRAM 操作。設(shè)置分頻系數(shù)可以按照如下公式計算:

其次,通過對于串口進行協(xié)議解析,分別實現(xiàn)五部分預(yù)設(shè)功能。主程序操作流程如圖4所示。

實現(xiàn)的五部分功能依次為:

(1) 單點寫SDRAM 操作:CPU 給出地址,數(shù)據(jù),以及寫操作選擇信號。

(2) 連續(xù)寫SDRAM 操作:CPU 只是給出寫操作選擇信號,由主控IP 核將AD 數(shù)據(jù)寫入至SDRAM 環(huán)形存儲區(qū)域內(nèi)。

(3) 數(shù)據(jù)飛讀操作:只需要讀取飛讀數(shù)據(jù)寄存器,可以將當(dāng)前狀態(tài)AD 輸入值送回至CPU,偵測當(dāng)前狀態(tài)。

(4) 單點讀SDRAM 操作:CPU 送出讀SDRAM 地址,然后選擇讀操作,設(shè)置控制寄存器為0x00000001,啟動讀操作。最后將讀回數(shù)據(jù)通過串口實時回傳。

(5) 連續(xù)讀SDRAM 操作:是將基本讀操作進行循環(huán)執(zhí)行。設(shè)置串口回傳緩沖區(qū)為80 字節(jié),連續(xù)讀SDRAM 數(shù)據(jù)并連續(xù)填寫緩沖區(qū),一旦填滿,則啟動串口發(fā)送。同時,讀地址在每次讀操作結(jié)束后自動加一,當(dāng)操作次數(shù)達到環(huán)形空間最大存儲數(shù)量時,停止連續(xù)讀操作。

4 結(jié)束語

本設(shè)計作為水下無線傳感器網(wǎng)絡(luò)(UW-ASN)節(jié)點的設(shè)計組成部分,具有結(jié)構(gòu)清楚,功 能完善,整合性強,性能可靠的特點。設(shè)計整體架構(gòu)的模塊化操作以及可編程性,使得整個 設(shè)計開發(fā)的具有靈活性與低風(fēng)險性。經(jīng)項目試驗驗證,該數(shù)據(jù)采集與存儲設(shè)計滿足傳感器節(jié) 點的功能要求,為水聲通信試驗順利進行以及水下無線傳感器網(wǎng)絡(luò)的功能完善提供可靠保證。

本文創(chuàng)新點:在系統(tǒng)功能設(shè)計當(dāng)中,充分考慮了模塊的可重用性和可移植性,通過IP核的設(shè)計實現(xiàn)底層驅(qū)動,提高系統(tǒng)集成度,充分發(fā)揮了SOPC技術(shù)的優(yōu)勢。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

北京 2025年6月9日 /美通社/ -- 2025年6月5日,國家知識產(chǎn)權(quán)局官網(wǎng)發(fā)布了《關(guān)于第二十五屆中國專利獎授獎的決定》(國知發(fā)運字〔2025〕20號)。同方威視"一種行李物品CT安檢系統(tǒng)及其探測器裝置...

關(guān)鍵字: BSP 探測器 智能機 系統(tǒng)設(shè)計
關(guān)閉