www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]變化迅速的市場需求驅(qū)使越來越多的系統(tǒng)設(shè)計者在他們的嵌入式解決方案中使用PLD來緩解產(chǎn)品上市時間的壓力以及設(shè)計靈活性需求。該市場傳統(tǒng)上由ASSP和ASIC所主宰。而PLD過去一直被認(rèn)為是高成本、高功耗的方案。但是,隨

變化迅速的市場需求驅(qū)使越來越多的系統(tǒng)設(shè)計者在他們的嵌入式解決方案中使用PLD來緩解產(chǎn)品上市時間的壓力以及設(shè)計靈活性需求。該市場傳統(tǒng)上由ASSP和ASIC所主宰。而PLD過去一直被認(rèn)為是高成本、高功耗的方案。但是,隨著摩爾定律的繼續(xù)生效使PLD的單位成本不斷下降,在諸如通信、計算、外設(shè)、工業(yè)、醫(yī)療、消費(fèi)和汽車等大批量應(yīng)用中,PLD的靈活性、可編程性和加快上市的固有優(yōu)點(diǎn)成為可行的ASIC和ASSP替代方案。而且硅工藝和設(shè)計優(yōu)化使PLD可用于廣泛的低功耗應(yīng)用。

上市時間與設(shè)計靈活性

隨著市場需求迅速變化,產(chǎn)品快速上市顯得比過去更加關(guān)鍵。最可行的解決方案是縮短開發(fā)周期以緩解上市時間的壓力??删幊踢壿嬁墒乖O(shè)計者達(dá)此目的。圖1以基于兩者的產(chǎn)品開發(fā)周期的比較,說明PLD產(chǎn)品如何有助于新產(chǎn)品的引入。

 


圖1:產(chǎn)品開發(fā)周期

另外,由于產(chǎn)品生命周期的縮短,ASSP的固定功能特性無法滿足產(chǎn)品變化的需求。越來越多的設(shè)計者在他們的產(chǎn)品中使用可編程邏輯,通過修改 PLD設(shè)計和重構(gòu)器件執(zhí)行新的操作以開發(fā)新功能和標(biāo)準(zhǔn)品。使用可編程邏輯,設(shè)計者可以在引入產(chǎn)品時提供幾個不同的版本,以及能在現(xiàn)場對產(chǎn)品進(jìn)行任意的更新,而無需額外的工程計劃并能降低成本。

生產(chǎn)成本

一般會使用PLD來實(shí)現(xiàn)產(chǎn)品原型,然后用ASIC進(jìn)行量產(chǎn)。然而ASIC開發(fā)過程需要很長的開發(fā)周期和非常高的一次性工程費(fèi)用(NRE)。因此,問題就變成到底是用ASIC的投資回報好還是用PLD的投資回報好。(90nm或更先進(jìn))工藝的進(jìn)步使得PLD制造商縮小了與ASIC之間的大批量價格差距。10萬片及以上的128個宏單元或更小的超低密度PLD的批量單價大約為1.5美元。

使用CPLDFPGA進(jìn)行設(shè)計需要考慮靜態(tài)功耗和動態(tài)功耗。在大多數(shù)電池供電的應(yīng)用中,為了延長電池的壽命,待機(jī)或靜態(tài)電流是最關(guān)鍵的參數(shù)。大多數(shù)應(yīng)用中,瞬態(tài)大電流只是短暫的(例如用手機(jī)交談時)。而大多數(shù)時間內(nèi)處于待機(jī)狀態(tài)的手機(jī)幾乎不消耗電能。在系統(tǒng)中進(jìn)行設(shè)計優(yōu)化可以進(jìn)一步降低功耗。

低密度、低功耗CPLD

對于較小的設(shè)計,例如總線接口、橋接和手持設(shè)備(見圖2),使用低功耗、基于閃存的CPLD能提供更低成本的低到超低密度的解決方案。

對于功耗敏感型應(yīng)用,Lattice半導(dǎo)體公司的ispMACH4000Z(Z表示零功耗)CPLD能提供相當(dāng)好的低功耗解決方案。

 


圖2:用Lattice ispMACH4000Z進(jìn)行PMP設(shè)計

由于可從多個供應(yīng)商那里選擇眾多的器件,因此完全理解設(shè)計需求變得尤為重要。下列準(zhǔn)則有助設(shè)計者選擇合適的CPLD:

1. 靜態(tài)和動態(tài)功耗的預(yù)算是多少?

2. 為了向橋接和接口應(yīng)用提供總線寬度,所需I/O和邏輯的比值是多少?

3. 該應(yīng)用的最佳密度和封裝是什么?

4. 輸出所需的電壓容差是多少?

5. 所需的時序裕度是多少?

6. 所選的器件是否現(xiàn)場可編程的,以及開發(fā)工具是否容易使用?

7. 有哪些安全性的要求?

不同CPLD供應(yīng)商有不同的規(guī)范和要求,因此選擇合適的器件取決于哪些參數(shù)對設(shè)計是關(guān)鍵的。表1為該器件為匹配設(shè)計要求而提供的一組規(guī)范。

表1 該器件為匹配設(shè)計要求而提供的一組規(guī)范

 


 

中密度PLD設(shè)計的低功耗解決方案

高密度設(shè)計需要基于查閱表(LUT)的PLD,例如FPGA或者交叉式PLD器件。這些器件能夠提供更多的嵌入式的功能、更大的存儲器、更高速度、用于時序管理的PLL和DLL、DSP以及串行連接。采用LUT結(jié)構(gòu),F(xiàn)PGA可以滿足這些設(shè)計要求,提供更大的設(shè)計靈活性。

大多數(shù)基于LUT的FPGA沒有“零功耗”選擇。但是系統(tǒng)設(shè)計者可以在系統(tǒng)的某些工作周期中關(guān)閉器件以降低功耗。圖3給出了非易失FPGA的快速電源冷啟動是如何降低總功耗的。上電之后能迅速地獲取邏輯功能的非易失器件對這些應(yīng)用是理想的。另一方面,基于SRAM的FPGA耗費(fèi)大部分工作周期用于配置。

 


圖3:用非易失FPGA在工作周期中降低功耗

大多數(shù)FPGA是基于SRAM的,但是現(xiàn)在已有基于閃存的非易失FPGA。非易失FPGA比基于SRAM的FPGA更具設(shè)計優(yōu)勢。(參見圖4)除了管理電源的功能之外,非易失FPGA的優(yōu)點(diǎn)還包括:

1. 無需引導(dǎo)PROM,減少了材料清單(BOM)中的器件;

2. 無需位流,提供最高的設(shè)計安全性;

3. 實(shí)時的系統(tǒng)內(nèi)可編程性具有調(diào)試和更新能力;

4. 無限重構(gòu)的SRAM FPGA結(jié)構(gòu)。

 


圖4:非易失FPGA

Lattice半導(dǎo)體公司的交叉式可編程器件MachXO就是一個很好的例子。相對傳統(tǒng)CPLD來說,MachXO器件兼有FPGA和CPLD的非易失、低成本、瞬時上電的高性能邏輯解決方案的優(yōu)點(diǎn)。

本文小結(jié)

由于具備上市時間優(yōu)勢、靈活性、可編程性和低功耗選擇,CPLDFPGA在迅速變化的市場中成為廣泛應(yīng)用的可行的設(shè)計解決方案。具多種密度和多樣嵌入功能特色的PLD能為設(shè)計提供快速開發(fā)周期。正如文中所述,它們能夠針對低功耗和系統(tǒng)的高度整合進(jìn)行設(shè)計優(yōu)化。隨著工藝的不斷改進(jìn),ASIC與 PLD之間的價格也正迅速接近。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

新竹2025年9月9日 /美通社/ -- 全球客制化存儲芯片解決方案設(shè)計公司愛普科技今日宣布,其新一代PSRAM—ApSRAMTM (Attached-pSRAM)已通過客戶平臺驗(yàn)證,預(yù)計將于年底開始量產(chǎn)。ApSRAMT...

關(guān)鍵字: PSRAM 低功耗 存儲芯片 MT

輪胎壓力監(jiān)測系統(tǒng)(TPMS)作為現(xiàn)代汽車安全的核心組件,通過實(shí)時監(jiān)測胎壓與溫度數(shù)據(jù),構(gòu)建起全天候的輪胎健康監(jiān)護(hù)網(wǎng)絡(luò)。其算法設(shè)計需兼顧低功耗運(yùn)行與高精度異常識別,尤其在直接式TPMS中,傳感器需在紐扣電池供電下持續(xù)工作5年...

關(guān)鍵字: TPMS 低功耗

在智能家居系統(tǒng)中,無線傳感器、控制器等設(shè)備對電源的穩(wěn)定性與能效提出嚴(yán)苛要求。尤其在采用Zigbee協(xié)議的場景中,低功耗待機(jī)與智能喚醒機(jī)制成為延長設(shè)備續(xù)航、保障網(wǎng)絡(luò)可靠性的核心設(shè)計要素。本文從電源架構(gòu)設(shè)計、Zigbee模塊...

關(guān)鍵字: Zigbee 低功耗

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

在現(xiàn)代快節(jié)奏的生活中,心臟健康問題日益受到人們的關(guān)注。心血管疾病已成為威脅人類健康的主要?dú)⑹种?,且呈現(xiàn)出年輕化的趨勢。傳統(tǒng)的心電圖檢測往往需要在醫(yī)院進(jìn)行,不僅耗時費(fèi)力,而且難以實(shí)現(xiàn)日常的實(shí)時監(jiān)測。如今,隨著科技的飛速發(fā)...

關(guān)鍵字: 心電監(jiān)測儀 低功耗 利器

在現(xiàn)代電子系統(tǒng)中,電源管理的重要性日益凸顯。隨著便攜式設(shè)備、物聯(lián)網(wǎng)(IoT)設(shè)備以及高性能芯片的不斷發(fā)展,對電源穩(wěn)壓器提出了越來越高的要求。低壓差線性穩(wěn)壓器(Low Dropout Regulator,LDO)因其能夠在...

關(guān)鍵字: 低功耗 低壓差 LDO

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏
關(guān)閉