www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀] 通用串行總線已經(jīng)很普遍了,這是由于其使用簡(jiǎn)單,隨插即用,并具有魯棒性的優(yōu)點(diǎn)。USB已經(jīng)找到了進(jìn)入曾經(jīng)使用串口、并口作為其host接口的計(jì)算機(jī)外設(shè)的方式,需要接口到host計(jì)算機(jī)的產(chǎn)品現(xiàn)在也把USB作為其主要選擇。U

 通用串行總線已經(jīng)很普遍了,這是由于其使用簡(jiǎn)單,隨插即用,并具有魯棒性的優(yōu)點(diǎn)。USB已經(jīng)找到了進(jìn)入曾經(jīng)使用串口、并口作為其host接口的計(jì)算機(jī)外設(shè)的方式,需要接口到host計(jì)算機(jī)的產(chǎn)品現(xiàn)在也把USB作為其主要選擇。USB提供多種帶寬選擇--低速、全速、高速、和現(xiàn)在的超高速--迎合了各種計(jì)算機(jī)外設(shè)以及工業(yè)和醫(yī)療設(shè)備的需要。

USB提供的吞吐量足夠大,適合高帶寬應(yīng)用,如硬盤驅(qū)動(dòng)器和掃描器。事實(shí)上,對(duì)于大部分計(jì)算機(jī)外設(shè),如鍵盤,鼠標(biāo),PDA,游戲鍵盤,操縱桿,掃描儀,數(shù)碼相機(jī),打印機(jī),USB已經(jīng)是互連標(biāo)準(zhǔn)。

除了簡(jiǎn)單的電腦外圍設(shè)備,F(xiàn)PGA應(yīng)用也廣泛存在,其可以受益于高速USB接口的增加。數(shù)字信號(hào)示波器、心電圖、攝像機(jī)和數(shù)據(jù)采集系統(tǒng)是其中的一些例子。將USB接口添加到設(shè)備里將會(huì)大大擴(kuò)展其能力。例如,在數(shù)據(jù)記錄系統(tǒng)中(如數(shù)字儲(chǔ)存示波器和心電圖),得到實(shí)時(shí)數(shù)據(jù)可以通過(guò)主機(jī)實(shí)時(shí)傳輸,也可以通過(guò)網(wǎng)絡(luò)傳輸這個(gè)數(shù)據(jù),如圖1所示。對(duì)于遠(yuǎn)程數(shù)據(jù)采集應(yīng)用,將數(shù)字記錄儀設(shè)備通過(guò)USB連接到主機(jī)也可以使設(shè)備進(jìn)行遠(yuǎn)程控制,主機(jī)可以位于幾英里以外,通過(guò)網(wǎng)絡(luò)連接到USB主機(jī)。本文將探討其設(shè)計(jì)方法,可以在FPGA或ASIC系統(tǒng)中實(shí)現(xiàn)高效高速USB 2.0接口。

圖1 基于USB的分布式數(shù)據(jù)采集系統(tǒng)

在介紹整合通用串行總線接口到FPGA或ASIC系統(tǒng)的各種方法之前,我們需要了解一下典型USB系統(tǒng)的工作原理。典型的USB系統(tǒng)由收發(fā)器,串行接口引擎(SIE),和接口控制器構(gòu)成,如圖2所示。

圖2 典型的USB系統(tǒng)

收發(fā)器實(shí)現(xiàn)了USB協(xié)議的物理層。收發(fā)器形成了主設(shè)備和從設(shè)備之間數(shù)據(jù)連結(jié)的兩端。USB接收器會(huì)有差分和單端兩種輸出。SIE進(jìn)行串行數(shù)據(jù)的編碼和解碼,位填充,錯(cuò)誤校驗(yàn)和其他信號(hào)級(jí)處理任務(wù)。它還將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù),反之亦然。SIE應(yīng)該連接到智能master,其通過(guò)控制端點(diǎn)相應(yīng)主設(shè)備請(qǐng)求實(shí)施高級(jí)USB協(xié)議。master也將實(shí)現(xiàn)器件功能所需的應(yīng)用級(jí)任務(wù)。

在這篇文章中,我們將討論三種不同的方法,實(shí)現(xiàn)USB接口添加到FPGA或者ASIC系統(tǒng)。

使用USB協(xié)議棧知識(shí)產(chǎn)權(quán)(IP)及外部收發(fā)器

在第一種方法中,我們可以在FPGA或ASIC中實(shí)現(xiàn)SIE(見(jiàn)圖3)。

圖3 FPGA + USB協(xié)議棧IP + USB收發(fā)器

通用串行總線已經(jīng)很普遍了,這是由于其使用簡(jiǎn)單,隨插即用,并具有魯棒性的優(yōu)點(diǎn)。USB已經(jīng)找到了進(jìn)入曾經(jīng)使用串口、并口作為其host接口的計(jì)算機(jī)外設(shè)的方式,需要接口到host計(jì)算機(jī)的產(chǎn)品現(xiàn)在也把USB作為其主要選擇。USB提供多種帶寬選擇--低速、全速、高速、和現(xiàn)在的超高速--迎合了各種計(jì)算機(jī)外設(shè)以及工業(yè)和醫(yī)療設(shè)備的需要。

USB提供的吞吐量足夠大,適合高帶寬應(yīng)用,如硬盤驅(qū)動(dòng)器和掃描器。事實(shí)上,對(duì)于大部分計(jì)算機(jī)外設(shè),如鍵盤,鼠標(biāo),PDA,游戲鍵盤,操縱桿,掃描儀,數(shù)碼相機(jī),打印機(jī),USB已經(jīng)是互連標(biāo)準(zhǔn)。

除了簡(jiǎn)單的電腦外圍設(shè)備,F(xiàn)PGA應(yīng)用也廣泛存在,其可以受益于高速USB接口的增加。數(shù)字信號(hào)示波器、心電圖、攝像機(jī)和數(shù)據(jù)采集系統(tǒng)是其中的一些例子。將USB接口添加到設(shè)備里將會(huì)大大擴(kuò)展其能力。例如,在數(shù)據(jù)記錄系統(tǒng)中(如數(shù)字儲(chǔ)存示波器和心電圖),得到實(shí)時(shí)數(shù)據(jù)可以通過(guò)主機(jī)實(shí)時(shí)傳輸,也可以通過(guò)網(wǎng)絡(luò)傳輸這個(gè)數(shù)據(jù),如圖1所示。對(duì)于遠(yuǎn)程數(shù)據(jù)采集應(yīng)用,將數(shù)字記錄儀設(shè)備通過(guò)USB連接到主機(jī)也可以使設(shè)備進(jìn)行遠(yuǎn)程控制,主機(jī)可以位于幾英里以外,通過(guò)網(wǎng)絡(luò)連接到USB主機(jī)。本文將探討其設(shè)計(jì)方法,可以在FPGA或ASIC系統(tǒng)中實(shí)現(xiàn)高效高速USB 2.0接口。

圖1 基于USB的分布式數(shù)據(jù)采集系統(tǒng)

在介紹整合通用串行總線接口到FPGA或ASIC系統(tǒng)的各種方法之前,我們需要了解一下典型USB系統(tǒng)的工作原理。典型的USB系統(tǒng)由收發(fā)器,串行接口引擎(SIE),和接口控制器構(gòu)成,如圖2所示。

圖2 典型的USB系統(tǒng)

收發(fā)器實(shí)現(xiàn)了USB協(xié)議的物理層。收發(fā)器形成了主設(shè)備和從設(shè)備之間數(shù)據(jù)連結(jié)的兩端。USB接收器會(huì)有差分和單端兩種輸出。SIE進(jìn)行串行數(shù)據(jù)的編碼和解碼,位填充,錯(cuò)誤校驗(yàn)和其他信號(hào)級(jí)處理任務(wù)。它還將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù),反之亦然。SIE應(yīng)該連接到智能master,其通過(guò)控制端點(diǎn)相應(yīng)主設(shè)備請(qǐng)求實(shí)施高級(jí)USB協(xié)議。master也將實(shí)現(xiàn)器件功能所需的應(yīng)用級(jí)任務(wù)。

在這篇文章中,我們將討論三種不同的方法,實(shí)現(xiàn)USB接口添加到FPGA或者ASIC系統(tǒng)。

使用USB協(xié)議棧知識(shí)產(chǎn)權(quán)(IP)及外部收發(fā)器

在第一種方法中,我們可以在FPGA或ASIC中實(shí)現(xiàn)SIE(見(jiàn)圖3)。

圖3 FPGA + USB協(xié)議棧IP + USB收發(fā)器

SIE IP的主要功能是要執(zhí)行數(shù)據(jù)編碼和解碼,CRC生成和錯(cuò)誤校驗(yàn),位填充,數(shù)據(jù)包ID生成,串到并以及并到串轉(zhuǎn)換。這個(gè)IP可以自己開(kāi)發(fā)或者可以從第三方供應(yīng)商購(gòu)買。FPGA也要執(zhí)行上層USB協(xié)議。外部要使用一個(gè)收發(fā)器IC,比如賽普拉斯的TX2UL收發(fā)器芯片。這款收發(fā)器是USB 2.0認(rèn)證的符合收發(fā)器紅單元接口(UTMI)相關(guān)標(biāo)準(zhǔn)。所需的所有終端,包括Dplus 線上的1.5 K歐姆的上拉電阻,都是在芯片里內(nèi)置了。

該方法的優(yōu)點(diǎn)是所需外部硬件最少。使用這種方法的缺點(diǎn)是開(kāi)發(fā)復(fù)雜的USB堆棧IP需要時(shí)間以及工程資源。SIE IP執(zhí)行,上層協(xié)議和應(yīng)用功能也占用了FPGA的大量資源。使用第三方的IP成本會(huì)很昂貴。

使用集成SIE和收發(fā)器芯片的USB橋

另一種把USB接口整合到FPGA設(shè)計(jì)的方式是連接一個(gè)外部串行接口引擎IC和收發(fā)器(見(jiàn)圖4)。

圖4. FPGA +橋芯片(SIE+ PHY)

在這里,F(xiàn)PGA只需要實(shí)現(xiàn)上層USB協(xié)議。任何從USB主設(shè)備收到的命令都會(huì)通過(guò)SIE傳遞到FPGA.FPGA需要包含邏輯來(lái)對(duì)這些命令進(jìn)行恰當(dāng)?shù)捻憫?yīng)。例如,在枚舉過(guò)程中,USB外設(shè)會(huì)

從主設(shè)備得到一個(gè)命令,請(qǐng)求它的描述符。在這個(gè)實(shí)現(xiàn)中,外部硬件,即收發(fā)器和SIE,會(huì)收到封包,并通過(guò)一個(gè)中斷通知FPGA命令已收到。FPGA就會(huì)在STE讀寄存器,并了解到外設(shè)已收到來(lái)自主設(shè)備的GET描述符命令。它會(huì)把正確的描述符發(fā)送給SIE.和使用外部收發(fā)器的SIE IC 不同,USB橋芯片如賽普拉斯的Mobl-USB芯片內(nèi)置了SIE以及收發(fā)器。該控制器有兩個(gè)雙緩高速端點(diǎn),其共享2 KB FIFO空間,最大化了靈活度和吞吐量,還有控制端點(diǎn)0.

這種實(shí)現(xiàn)的最大好處是,減少了FPGA一半的復(fù)雜性(例如,信號(hào)級(jí)協(xié)議管理)。然而,即使在這種情況下,還要占用一定數(shù)量的FPGA資源來(lái)執(zhí)行上層USB協(xié)議。在這種情況下,需要做的決定是,要分析要分析所需外部硬件成本 vs. 節(jié)省的FPGA資源。

使用USB控制器與FPGA

圖5. USB控制器+ FPGA

最后一種方式是,連接全功能 USB控制器到FPGA(見(jiàn)圖5)。在這種情況下,所有的USB協(xié)議管理都會(huì)發(fā)生在FPGA以外。專門的USB控制器IC包含PHY,SIE,協(xié)議控制邏輯。

控制器可以提供靈活的端點(diǎn)可配置數(shù)量,F(xiàn)IFO大小,甚至可能包含一個(gè)微控制器來(lái)處理上層USB協(xié)議管理。這種外設(shè)控制器可以處理一些應(yīng)用功能,從而不再需要FPGA或ASIC處理這些事務(wù)。如果他們包含RAM架構(gòu),開(kāi)發(fā)人員還可以進(jìn)行靈活的現(xiàn)場(chǎng)固件升級(jí)。

現(xiàn)在FPGA只需要掌握和這個(gè)芯片的邏輯接口。USB控制器和FPGA之間的接口可以是任何的標(biāo)準(zhǔn)接口,例如SPI,I2C,或HPI.還可能是自定義的接口,這在USB控制器IC中很普遍。

賽普拉斯的FX2LP 是專門的外設(shè)控制器芯片,其可以減少將USB集成到FPGA或ASIC系統(tǒng)的開(kāi)發(fā)時(shí)間。它包含了一個(gè)簡(jiǎn)單的"從FIFO"接口,使得和FPGA系統(tǒng)互聯(lián)很簡(jiǎn)單。從FIFO接口功能具備從讀和從寫信號(hào),可以讀或?qū)憯?shù)據(jù)到FX2LP 4 K FIFO空間。

對(duì)于與ASIC系統(tǒng)互聯(lián),F(xiàn)X2LP包含一個(gè)GPIF或通用可編程接口邏輯接口,可以為ASIC處理或通訊的任何標(biāo)準(zhǔn)接口生成接口波形。GPIF還可以通過(guò)USB接口配置FPGA,這樣就不需要一個(gè)單獨(dú)的配置芯片,例如PROM或處理器。通過(guò)USB配置FPGA也不再需要JTAG.因此,通用的專用的USB控制器可以不僅僅作為一個(gè)數(shù)據(jù)通道,還可以減少線路板尺寸和成本。

這篇文章里提到的這三種設(shè)計(jì)方法都有自己的優(yōu)點(diǎn)和缺點(diǎn)。選擇時(shí)要進(jìn)行仔細(xì)分析,要權(quán)衡成本,線路板空間,和FPGA資源。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過(guò)構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_(kāi),深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺(jué)

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點(diǎn)。最后,我們將探討遠(yuǎn)程和本地檢測(cè)技術(shù)的最新進(jìn)展如何推動(dòng)科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉