www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動化
[導(dǎo)讀]IC設(shè)計(jì)的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,F(xiàn)PGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰(zhàn)將是獲得設(shè)計(jì)的相關(guān)信息,然后理解信息并應(yīng)用它。

這里談?wù)勔恍┙?jīng)驗(yàn)和大家分享,希望能對IC設(shè)計(jì)的新手有一定的幫助,能使得他們能少走一些彎路!

在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會有些不同。在A領(lǐng)域的一個好的IC設(shè)計(jì)者也許會花很長時間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應(yīng)該問我們自己一些問題,我們想要成為怎樣的IC設(shè)計(jì)者?消費(fèi)?PC外圍?通信?微處理器或DSP?等等。

IC設(shè)計(jì)的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,F(xiàn)PGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰(zhàn)將是獲得設(shè)計(jì)的相關(guān)信息,然后理解信息并應(yīng)用它。

但是有些信息不是免費(fèi)的,我們需要加入一些協(xié)會或從如IEEE/ISO等那些組織購買一些文檔。設(shè)計(jì)者應(yīng)該有很強(qiáng)的背景知識來很快的理解他們,甚至能改進(jìn)存在的標(biāo)準(zhǔn)或。一個好的設(shè)計(jì)者應(yīng)該應(yīng)該有足夠的設(shè)計(jì)技能和工具應(yīng)用知識并且不斷的積累他們。

例如:

8口以太網(wǎng)轉(zhuǎn)換HUB控制器

需要知識:IEEE802.3標(biāo)準(zhǔn),包括10MHZ以太網(wǎng)和100MHZ快速以太網(wǎng)。

相關(guān)領(lǐng)域:異步傳輸模式(ATM),IEEE802.11無限局域網(wǎng),IEEE1394,USB等。

HDL,計(jì)算機(jī)仿真和只能解決ASIC設(shè)計(jì)流程的數(shù)字部分。如果在IC中有任何模擬部分,他將依賴模擬設(shè)計(jì)者或從另外的廠家購買。甚至一些純數(shù)字部分也能從另外一些廠家購買以加速上市時間。那些不是被我們設(shè)計(jì)的部分稱為IP,包括HDL代碼,網(wǎng)表,硬核。對于我們設(shè)計(jì)的技術(shù)取決于硬核。一些IP是非常貴的,如在USB2.0中的PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預(yù)定足夠的晶原,因此涉及服務(wù)公司取代了他們的工作。但并不是每個IP都滿足我們的需要,有時我們需要在購買后作一些修改。我們要在設(shè)計(jì)前決定所要用到的IPs。

在設(shè)計(jì)開始,設(shè)計(jì)者必須理解所有相關(guān)的標(biāo)準(zhǔn)、規(guī)范和算法。但是有許多方法來應(yīng)用這些規(guī)范和算法。最好的結(jié)構(gòu)是快速和最小芯片尺寸的結(jié)合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規(guī)劃一個最優(yōu)的結(jié)構(gòu)也是一個重要的問題。

例如:

1:除法器

除數(shù)被固定。最快的方法是查表,但是這個方法需要大的內(nèi)存。我們可以可以從被除數(shù)中不斷的減去除數(shù)直到新的被除數(shù)比除數(shù)小。它會花更多的時間但用最少的硬件。還有許多的方法來構(gòu)建除法器,每種方法都有他自己的優(yōu)點(diǎn)和缺點(diǎn)。

2:圖像處理的動態(tài)評估器

從前一個圖片中發(fā)現(xiàn)最相似的8×8模塊,在整個電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經(jīng)討論過優(yōu)化硬件復(fù)雜度和速度的結(jié)構(gòu),這里我不再祥解釋。

一個好的設(shè)計(jì)者應(yīng)該要被實(shí)際經(jīng)驗(yàn)培訓(xùn)和不斷的。我們要在每個設(shè)計(jì)工作中非常小心和耐心。因?yàn)橐粋€NRE將會消耗大量的金錢和數(shù)周的時間,如果他不小心犯錯,設(shè)計(jì)者將會對金錢和計(jì)劃失敗負(fù)責(zé)。經(jīng)驗(yàn)和小心也許是來完成一個成功的設(shè)計(jì)項(xiàng)目最好的方法。

以下條款是一些對一個穩(wěn)步的和成功的設(shè)計(jì)的建議:(可能有些朋友也指出了其中的部分,我這里只作簡要說明,可能稍有不同)

命名風(fēng)格:

1、不要用關(guān)鍵字做信號名;

2、不要在中用VERILOG關(guān)鍵字做信號名;

3、命名信號用含義;

4、命名I/O口用盡量短的名字;

5、不要把信號用高和低的情況混合命名;

6、信號的第一個字母必須是A-Z是一個規(guī)則;

7、使模塊名、實(shí)例名和文件名相同。

編碼風(fēng)格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。

1、盡可能多的增加說明語句;

2、在一個設(shè)計(jì)中固定編碼格式和統(tǒng)一所有的模塊,根從項(xiàng)目領(lǐng)導(dǎo)者定義的格式;

3、把全部設(shè)計(jì)分成適合數(shù)量的不同的模塊或?qū)嶓w;

4、在一個always/process中的所有信號必須相關(guān);

5、不要用關(guān)鍵字或一些經(jīng)常被用來安全綜合的語法;

6、不要用復(fù)雜邏輯;

7、在一個if語句中的所有條件必須相關(guān);

設(shè)計(jì)風(fēng)格

1、強(qiáng)烈建議用同步設(shè)計(jì);

2、在設(shè)計(jì)時總是記住時序問題;

3、在一個設(shè)計(jì)開始就要考慮到地電平或高電平復(fù)位、同步或異步復(fù)位、上升沿或下降沿觸發(fā)等問題,在所有模塊中都要遵守它;

4、在不同的情況下用if和case;

5、在鎖存一個信號或總線時要小心;

6、確信所有寄存器的輸出信號能夠被復(fù)位/置位;

7、永遠(yuǎn)不要再寫入之前讀取任何內(nèi)部存儲器(如SRAM);

8、從一個時鐘到另一個不同的時鐘傳輸數(shù)據(jù)時用數(shù)據(jù)緩沖,他工作像一個雙時鐘FIFO;

9、在VHDL中二維數(shù)組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10、遵守register-inregister-out規(guī)則;

11、像synopsys的DC的綜合工具是非常穩(wěn)定的,任何bugs都不會從綜合工具中產(chǎn)生;

12、確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13、在嵌入式存儲器中使用BIST;

14、虛單元和一些修正電路是必需的;

15、一些簡單的測試電路也是需要的,經(jīng)常在一個芯片中有許多測試模塊;

16、除非低功耗不要用門控時鐘;

17、不要依靠腳本來保證設(shè)計(jì)。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18、如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;

19、不要用內(nèi)部tri-state,ASIC需要總線保持器來處理內(nèi)部tri-state;

20、在toplevel中作padinsertion;

21、選擇pad時要小心(如上拉能力,施密特觸發(fā)器,5伏耐壓等);

22、小心由時鐘偏差引起的問題;

23、不要試著產(chǎn)生半周期信號;

24、如果有很多函數(shù)要修正,請一個一個地作,修正一個函數(shù)檢查一個函數(shù);

25、在一個計(jì)算等式中排列每個信號的位數(shù)是一個好習(xí)慣,即使綜合工具能做;

26、不要使用HDL提供的除法器;

27、削減不必要的時鐘。它會在設(shè)計(jì)和布局中引起很多麻煩,大多數(shù)FPGA有1-4個專門的時鐘通道;

以上是大家在設(shè)計(jì)中最好遵守的要點(diǎn),它可以使你的設(shè)計(jì)更好。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉