www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司宣布推出第四代部分可重配置設(shè)計流程,以及智能時鐘門控技術(shù)的多項全新強化方案,可針對Virtex™®-6 FPGA設(shè)計中BRAM(block-RAM)降低24%的動態(tài)功耗。設(shè)計人員即日起即可下載


全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司宣布推出第四代部分可重配置設(shè)計流程,以及智能時鐘門控技術(shù)的多項全新強化方案,可針對Virtex™®-6 FPGA設(shè)計中BRAM(block-RAM)降低24%的動態(tài)功耗。設(shè)計人員即日起即可下載ISE12.2設(shè)計套件,利用其簡便易用、直觀的部分可重配置設(shè)計流程,進(jìn)一步降低功耗和整體系統(tǒng)成本。同時,最新推出的ISE版本還可提供一項低成本仿真方案, 支持嵌入式設(shè)計流程。

賽靈思 ISE 設(shè)計套件高級市場營銷總監(jiān) Tom Feist 指出:“由于系統(tǒng)日趨復(fù)雜,如今的設(shè)計人員往往需要以更少的資源實現(xiàn)更高的目標(biāo),而FPGA的可配置能力加上其固有的可編程性,使其成為設(shè)計人員的一項重要資產(chǎn)。賽靈思FPGA一直以來就支持部分可重配置功能,并且具備現(xiàn)場編程和重編程的高度靈活性。在成本、開發(fā)板容量及功耗均面臨嚴(yán)苛限制的今天,行業(yè)需要更高效更經(jīng)濟(jì)的設(shè)計方案在競爭中取得優(yōu)勢,這就是為什么賽靈思一直致力于讓設(shè)計流程更加容易的重要因素?!?/P>

部分可重配置技術(shù)具備可即時調(diào)整的高度靈活性,可以大幅擴充單一FPGA的容量。在器件運行中,設(shè)計人員可對FPGA某些區(qū)域進(jìn)行重新編程,藉此加入新的功能,而器件其余部分正在運行的應(yīng)用則完全不會受到任何影響。例如,用戶開發(fā)無線光傳輸網(wǎng)絡(luò)方案,少用30-45%的資源就可以實現(xiàn)多端口多路復(fù)用器/轉(zhuǎn)發(fā)器的功能,而軟件無線電(SDR)解決方案可以在不干擾其他波形繼續(xù)運行的同時動態(tài)交換通信波形,而且也無需改用更大或是額外的器件。部分可重配置技術(shù)還可以幫助設(shè)計人員有效的管理功耗,當(dāng)系統(tǒng)無需在最高性能運行時,可以使用低能耗的方式來替代高能耗功能運行。

賽靈思采用更直觀的設(shè)計流程以及界面,使其第四代部分可重配置技術(shù)更加易于使用。其中包括一個經(jīng)進(jìn)一步改進(jìn)的時序約束和時序分析流程,自動插入代理邏輯以橋接靜態(tài)和可重配置部分,并具備完整的設(shè)計時序收斂和仿真功能。ISE12 使得設(shè)計人員可以應(yīng)用Virtex-4, Virtex-5 和Virtex-6器件,實現(xiàn)各種部分可重配置應(yīng)用。

針對降低BRAM功耗,時鐘門控技術(shù)不斷創(chuàng)新,為幫助客戶使其設(shè)計的功耗更有效率,通過2009年夏季對PwrLite公司的收購,賽靈思增強了其智能時鐘門控技術(shù),降低BRAM動態(tài)功耗。通過一系列獨特的算法,ISE可以自動中斷不必要的邏輯活動,這些不必要的邏輯活動正是引起耗電的關(guān)鍵因素。通過在綜合過后而非在RTL層實現(xiàn)功耗優(yōu)化,ISE可以降低多達(dá)30%的整體動態(tài)功耗。從ISE12.2設(shè)計套件開始,智能時鐘門控優(yōu)化也將在簡單或雙端口模式下,降低專用RAM模塊的功耗。這些模塊提供了幾種啟動模式,包括:陣列啟動,寫入啟動,以及輸出時鐘寄存器啟動。大多數(shù)的功耗節(jié)約都來自陣列啟動模式。ISE是唯一可以提供集成于布局布線算法中的細(xì)分化時鐘門控優(yōu)化FPGA工具套件,更多信息,請參考賽靈思白皮書(WP370):用時鐘控制門技術(shù)降低開關(guān)功耗 。

針對嵌入式設(shè)計提供的仿真支持

ISE Simulator (ISim)現(xiàn)在已可通過賽靈思 XPS(Xilinx Platform. Studio)和項目導(dǎo)航 (Project Navigator) 工具支持嵌入式設(shè)計流程,可以讓嵌入式開發(fā)人員享受到集成在ISE設(shè)計套件中的混合語言(VHDL和Verilog)仿真器的優(yōu)勢。

新版本的ISim具備許多強化生產(chǎn)力的新功能,包括自動檢測,以及用于編輯及查看功能的設(shè)計存儲列表。新的存儲編譯器 (Memory Editor)可以幫助設(shè)計人員運用圖形化方式查看各種假設(shè)(What-if)情景,而不用重新編譯設(shè)計就能強制設(shè)定一個信號內(nèi)的某個值或者模板。ISE12還可以讓設(shè)計人員能夠從波形檢視器中瀏覽HDL源碼。

立即啟動設(shè)計

ISE 12設(shè)計套件目前正分階段推出,其中面向 Virtex-6 FPGA 設(shè)計的智能時鐘門控技術(shù)已隨5月4日發(fā)布的12.1版本推出;面向 Virtex-6 FPGA 設(shè)計的部分可重配置技術(shù)隨12.2 版本推出;而 對AXI4 IP 的支持將隨 12.3 版本推出。ISE 12 套件可與 Aldec、Cadence Design Systems、Mentor Graphics 以及 Synopsys等公司推出的最新仿真和綜合軟件協(xié)同工作。

此外,相對于前版而言,ISE 12 版軟件的邏輯綜合平均速度提升2倍,大型設(shè)計實施運行速度加快1.3倍,同時強化了嵌入式設(shè)計的方法。



來源:candy0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在當(dāng)今數(shù)字化時代,邊緣 AI 正以前所未有的態(tài)勢改變著我們的生活與產(chǎn)業(yè)格局。從智能安防到自動駕駛,從醫(yī)療健康到工業(yè)制造,邊緣 AI 的身影無處不在。然而,要實現(xiàn)邊緣 AI 的全面適用,仍面臨諸多挑戰(zhàn),而負(fù)責(zé)任的賦能技術(shù)則...

關(guān)鍵字: 邊緣 技術(shù) 數(shù)字化

在科技飛速發(fā)展的當(dāng)下,汽車行業(yè)正經(jīng)歷著一場深刻變革,汽車通信系統(tǒng)作為其中的關(guān)鍵領(lǐng)域,展現(xiàn)出了極為光明的前景。其中,車對車(V2V)和車對基礎(chǔ)設(shè)施(V2I)技術(shù)憑借其在避免事故方面的卓越潛力,成為了人們關(guān)注的焦點。

關(guān)鍵字: 汽車 通信系統(tǒng) 技術(shù)

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉